賽靈思公司宣布推出致力于加速基于Virtex-6 和 Spartan-6 現場可編程門陣列 (FPGA) 片上系統 (SoC) 解決方案開發的賽靈思基礎目標設計平臺。這款基礎級目標設計平臺在完全集成的評估套件中融合了 ISE 設計套件 11.2版本、擴展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預驗證參考設計,可幫助設計團隊大幅縮短開發時間,從而集中工程設計資源以提高產品差異化。 新型 Virtex-6 FPGA 與 Spartan-6 FPGA 評估套件是賽靈思 在2009 年內將推出的一系列套件中的首批產品,旨在利用賽靈思推出的最新一代可編程技術簡化 SoC 的評估與開發。該套件開箱即用,為設計人員提供了設計所需的各種要素,不管是 FPGA 新手還是經驗豐富的FPGA老用戶,都能實現最佳性能、最低功耗、最高帶寬和最豐富特性的完美組合。此外,該基礎目標設計平臺套件具有內置可擴展性和插入式擴展性,為快速部署賽靈思面向連接、嵌入式和數字信號處理 (DSP) 等應用的領域專用平臺套件, 奠定了堅實的基礎。 賽靈思基礎平臺 “賽靈思基礎平臺是一個完整的FPGA 開發環境,反映了傳統硬件設計人員的工作方式。該平臺使設計人員能立即獲得新型 Spartan-6 或 Virtex-6 FPGA 系列、工具、IP 及開發板,而且實現智能集成,大大提高他們的工作效率。”賽靈思全球營銷與業務發展高級副總裁 Vin Ratford 先生介紹說,“設計人員可利用通用 IP 和參考設計縮短設計時間,提高工作效率,這種優勢顯然大大優于傳統按需購買的設計方法。通過縮短開發應用基礎設施所需的時間,設計人員得以把更多的時間用于下一代系統的創新,為他們的設計帶來更多的價值。” 賽靈思Virtex-6 & Spartan-6 基礎目標設計平臺賽靈思基礎目標設計平臺或基礎平臺旨在滿足邏輯和連接設計人員的需求,其評估套件涵蓋了幾乎所有系統設計所需的基本構建模塊,可滿足多種不同市場和應用需求。基礎平臺中集成了預驗證的關鍵系統功能,通過充分協同使用這些功能,設計人員可將傳統設計方法所需的開發時間縮短一半。參考設計可引導設計人員采用最佳實踐方法,把定制元素集成到基礎設計中,并實施諸如 DDR2 與 DDR3存儲器接口、高速串行 I/O 以及片上時鐘資源等各種高級特性。而開發板示意圖及布局文件則有助于進一步優化他們的設計工作。 賽靈思目標設計平臺基礎平臺新的 ISE 設計套件 11.2不僅同時支持 Virtex-6 與 Spartan-6 FPGA 系列套件,而且能與 Cadence 設計系統公司、Mentor Graphics 公司和Synopsys 公司等推出的最新軟件協同使用。ISE 設計套件 11.2 使邏輯、DSP、嵌入式軟/硬件設計人員和系統集成商能充分發揮 Virtex-6 和 Spartan-6 FPGA 的新特性與新功能,使優化的設計環境與賽靈思基礎目標設計平臺,以及未來領域專用平臺實現完美匹配。 “開箱即用”設計 Virtex-6 與 Spartan-6 FPGA 評估套件提供完全集成的基礎平臺,支持多種不同市場的和應用: * Virtex-6 FPGA ML605 評估套件是一個采用 Virtex-6 LX240T FPGA 開發高級系統設計方案的功能齊全、高度可擴展的環境,主要面向有線通信、無線基礎設施、廣播及其它高性能應用。它支持的系統級功能包括高速串行收發器、PCIe Gen2 端點、DDR3 存儲器控制、千兆以太網以及 DVI 等。如欲了解有關 ML605 評估套件的更多信息,請訪問:http://www.xilinx.com/cn/ml605。 賽靈思Virtex-6 FPGA 基礎評估套件 * Spartan-6 FPGA SP601 評估套件是一個采用 Spartan-6 LX16 FPGA 開發消費類、信息娛樂、視頻及其它低成本、低功耗應用的低成本入門級環境。它支持的系統設計功能包括 DDR2 存儲器控制、閃存、以太網、通用 I/O 以及 UART 等。如欲了解有關 ML601 評估套件的更多信息,請訪問:http://www.xilinx.com/cn/sp601。 賽靈思Spartan-6 FPGA 基礎評估套件 內置可擴展性與最高靈活性 “賽靈思基礎平臺包括芯片、工具、IP 以及開發板,為快速創建高性能 PCI Express 應用提供了一個完整的平臺。”Northwest Logic 公司總裁 Brian Daellenbach 先生指出,“Northwest Logic 正在該平臺上集成其簡便易用的高性能PCI Express DMA 引擎。這種 DMA 引擎將配合演示應用和驅動程序,形成一個完整的基于新型 Spartan-6 與 Virtex-6 FPGA 基礎平臺的連接目標參考設計 (Connectivity Targeted Reference Design)。賽靈思客戶使用這種目標參考設計可顯著縮短系統開發時間、簡化集成工作,從而加速產品上市進程。” Virtex-6 與 Spartan-6 FPGA 評估套件在設計時就考慮到了可擴展性和靈活性最大化的問題,因此采用了統一的開發板戰略和開放式平臺實施方案。上述基礎平臺套件的推出是業界的一個里程碑,標志著賽靈思在所有電路板開發中都采用了業界標準的 FPGA 子卡 (FMC)。這種基于標準的方案能最大限度地提高專用 IP、組件以及基礎板的設計效率,FMC 連接器可連接至賽靈思及其第三方組件與電路板供應商網絡聯合推出的子卡擴展上,這些供應商包括Avnet 電子、Curtiss-Wright控制嵌入式計算公司、凌力爾特公司(Linear Technology)以及 Northwest Logic公司 等。此外,評估套件還為所有賽靈思目標設計平臺提供了可擴展的交付機制,其中包括了今年晚些時候將推出的領域專用平臺套件,能夠利用 Virtex-6 與 Spartan-6 FPGA 滿足連接、嵌入式 以及 DSP 應用開發的需求。 設計師可通過于2009年10月到2010年2月在全球各地舉辦的 X-fest系列技術研討會了解如何使用基于Virtex-6 與 Spartan-6 FPGA賽靈思目標設計平臺。如欲了解更多關于這些免費開放的全天研討會,請訪問http://www.weboom.com/avnet/index.html。 價格與供貨情況 基于Virtex-6和Spartan-6 FPGA的賽靈思基礎目標設計平臺可以利用 ISE 設計套件 11 以及 Virtex-6 與 Spartan-6 FPGA 評估套件進行 SoC 應用開發。Spartan-6 FPGA SP601 評估套件目前可通過賽靈思網站或分銷商進行訂購,定價為 295 美元。Virtex-6 FPGA ML605 評估套件將于 7 月底開始接受訂購,定價為 1995 美元。 ISE 設計套件 11 的全功能版本將作為 Virtex-6 FPGA 套件的一部分推出,器件支持僅限于 Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括 ISE 設計套件 11 WebPACK 軟件。ISE 設計套件作為獨立產品另外提供,可提供全面的器件支持,邏輯版本的起價為 2995 美元。客戶可從賽靈思網站免費下載 ISE 設計套件 11 的全功能 30 天評估版本。如欲了解有關 ISE 11 軟件套件的更多信息,請訪問:www.xilinx.com/cn/ISE。 |