国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

CCD時序電路與數據緩存器的一體化設計

發布時間:2010-3-25 10:43    發布者:我芯依舊
關鍵詞: CCD , 緩存 , 設計 , 時序電路 , 數據
1 引言

近年來。多通道面陣CCD相機在氣象觀測、環境檢測、海洋遙感和資源調查等領域獲得了廣泛的應用。而在CCD的應用技術中,尤其是高速、多通道CCD的應用中,CCD驅動時序的產生和信號的實時輸出是兩個非常關鍵的問題。高速、多通道CCD器件的驅動時序通常是一組周期性且關系比較復雜的脈沖信號,它是影響CCD器件性能的一個重要因素;而產生的多組像元信號如何正確的轉換成一幀完整圖像,也必須根據實際的硬件要求而采取不同的設計方案。

本文在分析了Sarnoff公司的VCCD512H型幀轉移面陣CCD芯片的特性和工作過程后,結合整個CCD相機電子系統的要求,完成了基于FPGA技術的驅動時序發生器與數據緩存器的一體化設計。即在一塊FPGA芯片上實現對時序與數據緩存系統的控制。最后針對Xiling公司的FPGA器件XQ2V3000對設計進行了配置及仿真,從而驗證了該設計方案的可行性。

2 驅動時序發生器與數據緩存器一體化設計原理

2.1 CCD器件結構及工作原理  

美國Sarnoff公司的VCCD512H是背照型幀轉移面陣CCD,它由兩個感光區、兩個存儲區和讀出寄存器構成。每個感光區(或存儲區)包含8個子陣列。每個子陣列含有256(行)x64(列)個有效像元,整個像面則由16個子陣列,共512x512個有效像元構成,我們在應用中,對像元做了水平方向‘二合一’處理,使得整個像面共由512x256個有效像元構成.最終16路信號并行輸出。


圖1 VCCD512H芯片結

電荷移動方向如圖1中箭頭所示,先由感光區轉移到存儲區(AI,A2,A3為幀轉移控制信號),再由存儲區轉移到讀出寄存器(Bl,B2,B3為行轉移控制信號).而后在讀出控制信號(C1,C2,C3為像元轉移控制信號)的作用下順序讀出。16個子陣列有各自獨立的讀出寄存器和CDS放大器。信號的輸出方式是16個端口并行輸出,送到后續的模擬、數字信號處理電路

2.2 驅動時序分析

由芯片結構可知,CCD的一個丁作周期分兩個階段:感光階段和轉移階段。在感光階段,感光陣列接受外界光源照射產生電荷,幀轉移控制信號A不變.感光陣列和幀存儲區之間為阻斷態,不會發生電荷轉移現象;同時由行轉移控制信號B控制,存儲區中的電荷逐行轉移到轉移寄存器;行轉移時.像元轉移控制信號c不變,無像元信號輸出;每行信號中,各像元電荷逐次經過輸出放大器輸出,每讀出一行信號,進行一次行轉移。三相CCD中,電荷的轉移是通過:三相控制電壓按一定順序依次變化來實現的。此處,進行電荷轉移時,三相控制時序依次變化;三相信號不變時,為阻斷態。為保證信號電荷的完整轉移, 各相時序問必須保證一定的電平交疊。

在幀轉移階段.幀轉移控制信號A與行轉移控制信號B相同,且一直有效。同時像元控制信號C也一直有效,但輸出數據無效。進入感光階段,首先進行一次行轉移,開始信號的輸出.同時感光區像元進入電荷積累。為保證信號讀出的完整性,整幀轉移的行數、輸出的行數、像元數都進行了一定的冗余設置。

2.3數據緩存器工作原理

如圖2所示,CCD傳感器為16路并行輸出,每路為256x32x12bit.即8192x12 bit,現采用VHDL硬件描述語言,設計實現了一種基于片上集成的雙口RAM緩存器。


圖2 時序發生器和數據緩存器原理框

本設計中選用的控制器件FPGA為Xilinx公司XQ2V3000,其片內的共有96個雙口RAM,每個RAM的深度為16K.而在該系統中為了實現幀緩存的功能。在設計中采用了兩個雙口RAM并行連接的方式,從而組合成了16Kx16bit的雙口RAM緩存單元,共占用RAM資源34個。雙口RAM的寫入地址為14位,由寫入地址發生器統一提供,與CCD的驅動波形相配合。具體實現時是將雙口RAM分成上下兩區(每個緩沖區共有64x266個像元),前一帕周期左邊寫上半區,右邊讀下半區;后一幀周期,左邊寫下半區時,右邊讀上半區。其寫入過程為:首先由A、B 三相驅動脈沖(共266個波形)配合,完成A->B的電荷轉移;然后用B波形完成兩次B->C轉移(兩行合并),再用C波形完成72次串出,其中僅有64個有效(第3娟像元),其余為過掃描,用于行箝位。這一過程重復133次。(前5次丟棄)。

因為圖像數據的讀出要按預定順序,即512行從上到下,每行256個像元從左到右。為此,將17個雙口RAM的輸出作為一個整體來考慮,其存儲量為(512x256+128)x12 bit,即131,200x12 bit,需要18位地址,該讀出地址的形成可以用一個18位計數器和一個譯碼器完成。

如圖3所示,在幘正程期間,從數據緩存讀出512x256x12bit 的圖像數據,在幀逆程期間,緩存器中的輔助數據緊隨其后被讀出。


圖3緩存器輸出數據時序圖

3 一體化設計的FPGA實現及仿真結果

3.1 現場可編程門陣列(FPGA)

系統中采用容量比較大的FPGA,利用VHDL硬件描述語言完成CCD驅動時序的設計和數據的高速讀寫。這種實現方法可以使采集系統靈活、簡單、方便.具有很強的可擴展性,可根據需要設計為不同數據寬度、不同容量的數字系統,接口電路簡潔且不占用系統地址資源,系統移植或升級換代方便,而 且控制簡單,易于實現。

3.2 時序仿真結果

在編程軟件Quartus II集成設計環境下,用VHDL語言以自上而下的方式,對CCD驅動時序和數據緩存系統進行了描述,仿真后得到部分結果如下圖所示。


圖4幀轉移階段的仿真圖

圖4為在幀轉移過程中,通過對時鐘CLK的計數而產生了頻率相同、相位不同的A、B驅動脈沖信號,并且通過后續的示波器檢測得知電平交疊達到了75%以上,滿足技術手冊的要求。


圖5 RAM選擇地址仿真圖

圖5為RAM選擇地址仿真圖。系統總共有17個RAM緩存器。并且把每個RAM分為了上、下兩個半區。設CEr為16位用來選擇RAM的位置,其中高8位為上半區,低8位為下半區,并且交替選擇(上半區讀出時,下半區為寫入,反之亦然)。從最終的仿真圖中可以看出,時序復合設計要求。

4 結束語

本文的創新點在于采用了FPGA技術設計CCD驅動時序和緩存器電路,使原來復雜的電路設計變成只需1片FPGA就能完成。同時它能夠很好地滿足CCD應用向高速、小型化、智能化、低功耗發展的需求.從而提高了系統的集成度。從時序仿真結果來看,該一體化的設計能夠較好的產生器件所需的時序脈沖及緩存器所需的讀/寫地址,并且由于使用了延遲量小的FPGA使得系統可以工作在百兆赫茲的工作頻段,從而增強了電路的抗干擾能力,提高了系統的可靠性與穩定性。

項目經濟效益:50萬元


作者:孟楠      來源:《微計算機信息》(嵌入式與SOC)2009年第25卷第6-2期
本文地址:http://m.qingdxww.cn/thread-9883-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區

相關在線工具

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 日本熟妇多毛XXXXX视频| 手机看片福利盒子久久| 亚洲在成人网在线看| 亚洲永久精品ww47春暖花开| 公和熄洗澡三级中文字幕| 三级黄色在线视频中文| 亚洲天堂自拍| 色噜噜狠狠色综合欧洲selulu| 天天在线免费视频| 色色色色网站| 做爰自拍视频在线观看| 男女生爽爽爽视频免费观看| 一级黄色夫妻| 日韩视频免费在线观看| 五月丁色| 国产99久久久欧美黑人刘玥| 性春院| 亚色成人| 亚洲 欧美 日韩 另类| 日本www色高清视频| 色欧美亚洲| 91亚洲精品| 色综合久久综合网观看| 欧美亚洲免费久久久| 天天透天天狠| 夜夜撸在线影院| 巨乳中文无码亚洲| 日韩专区欧美| 色五月天天| 亚洲欧美视频一区二区三区| 僵尸女av| 亚洲好骚综合| 色综合天| 一个人看www免费视频| 久久视频这里只精品99热在线观看 | 亚洲欧美日韩国产一区图片| 护士12p| 日韩欧美在线不卡| 日韩中文字幕在线视频| 亚洲精品乱码一区二区在线观看| 国产在线亚洲v天堂a|