————主辦:Cadence代理-科通集團 2010年,科通成為Cadence公司在中國規(guī)模最大的增值代理商,科通也是Cadence公司唯一代理區(qū)域覆蓋全國,唯一代理產品范圍覆蓋Cadence PCB全線( Allegro和Orcad)的增值服務商。
Cadence本著“客戶第一 ”的開發(fā)理念,與客戶緊密合作,不斷開發(fā)升級Allegro&OrCAD企業(yè)級設計平臺,從而滿足客戶越來越復雜的 電路設計需要。Cadence 16.5發(fā)布以后,在產品配置以及功能上都有了很大的改變?yōu)榱俗尨蠹腋玫牧私獠W習Cadence 軟件,科通將安排資深工程師,提供系列在線培訓課程 (均為免費)。歡迎大家踴躍參與!
內容包括: Capture CIS、PSpice、FPGASystem Planner以及Allegro PCB SI培訓。 以下是初步定下的培訓時間,時間上如與培訓老師的安排有沖突我們會提前郵件通知,所以請務必填寫正確的郵箱地址。
八月份培訓安排 第一期:2012年08月07日14:00-16:00
capture 新功能瀏覽 PSpice A/D基本分析方法介紹 第二期:2012年08月14日14:00-16:00 capture CIS 功能瀏覽 PSpice A/D進階分析方法介紹 第三期:2012年08月21日14:00-16:00 Allegro Component Placement設計 高速系統(tǒng)設計理論基礎(Cadence SI) 第四期:2012年08月28日14:00-16:00 Allegro Constraints Manager基本設置 信號完整性介紹-CadenceSI 九月份培訓安排 第一期:2012年09月04日14:00-16:00 FSP 功能介紹 PSpice A/D分析的使用技巧 第二期:2012年09月11日14:00-16:00 FSP 庫管理設置 PSpice模型的創(chuàng)建 第三期:2012年09月18日14:00-16:00 Allegro Team Design應用 Cadence 高速系統(tǒng)設計流程及工具使用I 第四期:2012年09月25日14:00-16:00 Allegro Routing and Glossing應用 Cadence 高速系統(tǒng)設計流程及工具使用II 十月份培訓安排 第一期:2012年10月02日14:00-16:00 FSP 實例演示 PSpice AA 高級分析工具的使用 第二期:2012年10月09日14:00-16:00 Cadence SI 實例分析(DDR II) PSpice常見問題解決以及16.5新功能介紹 第三期:2012年10月16日14:00-16:00 Allegro Differential Pairs約束設置 第四期:2012年10月23日14:00-16:00 Allegro User Preferences Editor介紹 Cadence應用常見問題答疑 參加對象: 原理圖工程師
PCB 工程師
信號完整性工程師 FPGA工程師 報名方式: 聯(lián)系方式: 陳敏敏 電話:021-51696680-8057 Email:peterchen@comtech.com.cn |