近日,Rapidus與全球領先的EDA(電子設計自動化)廠商Cadence(楷登電子)宣布達成合作。此次合作將聚焦于提供經過雙方共同優化的人工智能(AI)驅動的參考設計流程和廣泛的IP(知識產權)組合,涵蓋2nm GAA(Gate-All-Around,環繞柵極)工藝和BSPDN(Back Side Power Delivery Network,背面電力傳輸網絡)技術。 Rapidus是由索尼、豐田、NTT、三菱、NEC、鎧俠和軟銀等八家日本企業于2022年聯合成立的合資企業,旨在實現本地化先進半導體工藝的設計和制造。Cadence則是EDA領域的領導廠商,以其先進的電子設計自動化解決方案和廣泛的IP組合而聞名。 此次合作,Rapidus和Cadence將共同開發適用于2nm GAA和BSPDN技術的AI驅動數字和模擬/混合信號參考設計流程。這些流程將基于Cadence的設計解決方案,包括先進的接口和存儲IP組件組合,如HBM4(High Bandwidth Memory 4,第四代高帶寬存儲器)、224G SerDes(Serializer/Deserializer,串行器/解串器)和PCI Express 7.0等。 Rapidus表示,GAA和BSPDN技術對于滿足日益嚴格的功率、性能和面積要求至關重要,將是未來半導體行業滿足人工智能計算需求的關鍵。BSPDN技術通過將芯片的供電結構從晶圓正面轉移至背面,簡化供電路徑并降低電力路徑對信號傳輸的干擾,最終降低平臺整體電壓與功耗。 通過與Cadence的合作,Rapidus的客戶將能夠利用這些先進技術和優化流程,快速開發高性能、低功耗的半導體產品。雙方的合作還將支持Rapidus的設計制造和協同優化(DMCO)概念,推動半導體技術的創新和發展。 Rapidus與Cadence的合作不僅限于參考設計流程和IP組合的優化。雙方還將攜手推動未來AI基礎設施的建設,通過結合Rapidus的先進半導體工藝技術和Cadence的EDA及IP解決方案,為行業制定新的技術標準并創造變革性的解決方案。 |