全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出具有全新功能的 ISE® 13.3 設計套件,可幫助 DSP 設計人員在面向無線、醫療、航空航天與軍用、高性能計算和視頻應用的設計中輕松實現具備比特精度的單精度、雙精度、完全定制精度浮點數學運算。該流程通過 System Generator for DSP 提供,并采用賽靈思 Floating-Point Operator IP LogiCORE™ 技術。單精度、雙精度和業界唯一完全定制精度浮點功能結合 System Generator for DSP的高生產率,可為 DSP 設計人員提供一個良好的環境,便于創建、仿真和實現浮點設計,同時還能根據系統需要,加強對芯片占用面積和功耗的控制。 賽靈思設計方法市場部高級市場總監 Tom Feist 指出:“相對于同類競爭解決方案而言,只有 System Generator for DSP 才能為開發人員提供一款比特精度的解決方案。這就是說,我們能確保仿真模型與硬件實現方案完全匹配。賽靈思 7 系列 28nm FPGA 之所以能在單個器件上實現高達 1.33 teraflops(萬億次浮點運算) 的單精度浮點性能,這就要求必須采用一種能夠實現手動設計效果且易于使用的設計流程。” 賽靈思 Floating-Point Operator 內核能夠支持多種可在 FPGA 上執行的浮點算法運算。CORE Generator 工具和現在的 System Generator 生成內核后,會明確有關運算,每個不同的運算都采用通用的 AXI-4 流媒體接口。此前,我們能用 CORE Generator 中的完全定制精度浮點 IP 核在賽靈思 FPGA 中實現浮點設計,但這種設計流程需要設計人員了解 VHDL 或 Verilog,而且仿真工作對 DSP 開發人員來說也是一種挑戰。現在有了 ISE 13.3 設計套件,設計人員能從更高的抽象層來實現系統,并可利用 MathWorksSimulink® 工具的仿真功能來確保設計滿足高保真要求。 ISE 13.3 設計套件還新增了 Red Hat Enterprise Linux 6 版本,能幫助邏輯、嵌入式和系統版本用戶提升工作效率。所有版本均針對7 系列器件對即插即用 IP和器件支持進行了改進。嵌入式版本和系統版本顯著改進了 Platform Studio 的簡便易用性,包括采用全新的圖形設計視圖。邏輯版本改進了 PlanAhead™ 設計分析工具的使用效率,包括 HDL 文件的圖形化分級視圖。 客戶現在即可下載 ISE 13.3 設計套件立即啟動設計工作,也可下載賽靈思最新 System Generator 浮點支持白皮書(參閱《浮點 DSP 算法》),了解如何利用 IDS 13.3 提高工作效率,請登錄優酷網觀看賽靈思關于浮點支持 最新視頻 http://v.youku.com/v_show/id_XMzE4NjI4MzQ4.html。 供貨情況 ISE 13 設計套件可立即面向所有 ISE 版本供貨,邏輯版本起始定價為 2,995 美元,現已支持 32 位和 64 位 Windows 7。客戶可從賽靈思網站下載 30 天全功能免費評估版。如需立即啟動 ISE 13設計套件軟件版本進行設計工作,或了解 ISE 13 設計套件的低功耗、低成本設計方法以及生產率創新方面的信息,敬請訪問:www.xilinx.com/cn/ISE。 |