国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于DSP Builder的VGA接口設(shè)計

發(fā)布時間:2010-8-2 16:36    發(fā)布者:lavida
關(guān)鍵詞: Builder , dsp , VGA
隨著電子技術(shù)的發(fā)展,VGA(視頻圖形陣列)接口出現(xiàn)在很多嵌入式平臺上,用于圖像信息的實時顯示等。在某些情況下,設(shè)計者希望通過普通的顯示器或投影儀觀測FPGA內(nèi)部的一些矢量信號,即把帶VGA接口的顯示器當(dāng)作示波器使用等,這就需要對數(shù)據(jù)進行處理,使之能夠在顯示器上實時顯示。  

本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進行了介紹,并在硬件平臺下實現(xiàn)一維與二維信號的顯示。  

VGA接口標準  

VGA顯像原理  

顯示器通過光柵掃描的方式,電子束在顯示屏幕上有規(guī)律地從左到右、從上到下掃描。在掃描過程中,受行同步信號控制,逐點往右掃,完成一行掃描的時間倒數(shù)為行頻;同時又在行同步脈沖期內(nèi)回到屏幕的左端,從上往下形成一幀,在垂直方向上受場同步信號控制,完成一幀的時間倒數(shù)為場頻。圖像的顯示過程即為在電子束掃描過程中,將地址與圖像的像素依次對應(yīng),每一個被尋址的像素只獲得其自身的控制信息,而與周圍的像素不發(fā)生干擾,從而可以顯示穩(wěn)定的圖像。  

VGA接口是顯示卡上輸出模擬信號的接口,也叫D-Sub接口。這種接口上面共有15個針孔,分成3排,每排5個,通過模擬VGA接口顯示圖像的工作原理,將計算機內(nèi)部以數(shù)字方式生成的顯示圖像信息,通過顯卡中的ADC轉(zhuǎn)變?yōu)镽、G、B三基色信號和行、場同步信號,通過電纜傳輸?shù)斤@示設(shè)備中。  

VGA時序  

VGA的時序包括水平時序和垂直時序,且兩者都包含的時序參數(shù)有:水平(垂直)同步脈沖、水平(垂直)同步脈沖結(jié)束到有效顯示數(shù)據(jù)區(qū)開始之間的寬度(后沿)、有效顯示區(qū)寬度、有效數(shù)據(jù)顯示區(qū)結(jié)束到水平(垂直)同步脈沖寬度開始之間的寬度(前沿)。水平有效顯示區(qū)寬度與垂直有效顯示區(qū)寬度邏輯與的區(qū)域為可視區(qū)域,其他區(qū)域為消隱區(qū)。  

一行或一場的時序信息如圖1所示。  

  
圖1 行/場時序圖  

根據(jù)目前的顯示器性能參數(shù),以LG 505E為例,其最大分辨率已可達到1024×768@60Hz,水平掃描頻率30kHz"54kHz ,垂直掃描頻率50Hz"120Hz,帶寬75MHz。  

基于DSP Builder的VGA接口設(shè)計方法  

本設(shè)計需要完成的功能包括產(chǎn)生VGA時序以及基于VGA接口的信號顯示。設(shè)計符合VGA接口標準的接口系統(tǒng),在該系統(tǒng)下可顯示一維矢量信號與二維圖像信號,并體現(xiàn)系統(tǒng)的可集成性,將該接口集成到SOPC系統(tǒng)中。  

系統(tǒng)時鐘確定  

根據(jù)系統(tǒng)時鐘計算公式:  
時鐘頻率=(行像素數(shù)+行消隱點數(shù))×(一場行數(shù)+消隱行數(shù))×刷新率。  
對于標準的VGA接口時序640×480@60Hz而言,時鐘頻率為800×525×60=25.175MHz。  
在本設(shè)計中我們采用1024×768@60Hz的XGA顯示方式,因此系統(tǒng)的時鐘頻率PixelClk=1344×806×60=64.99MHz。  

狀態(tài)機設(shè)計  

由VGA時序可設(shè)計有限狀態(tài)機來完成時序信號,以本設(shè)計1024×768@60Hz為例,對于行同步信號設(shè)計四個狀態(tài),即行同步脈沖信號區(qū)(horsync)、后沿區(qū)(backporch)、數(shù)據(jù)區(qū)(video)以及前沿區(qū)(frontporch)。用計數(shù)器hcnt的值來區(qū)分各階段信號,最大記數(shù)值為1344。場同步信號也設(shè)計成如上四個狀態(tài),當(dāng)完成一行的掃描后場計數(shù)器vcnt開始計數(shù),因此一場可以有多行。  

VGA DAC芯片及相應(yīng)信號的生成  

一般的VGA DAC芯片需要輸入相應(yīng)的驅(qū)動信號才能工作,包括時鐘信號、同步信號、有效顯示區(qū)信號等。系統(tǒng)所用DAC芯片為FMS3818,其信號包括時鐘與數(shù)據(jù)信號(RGB)輸入、控制信號輸入(sync與blankn)以及RGB信號DA輸出。行同步與場同步信號與經(jīng)VGA DAC產(chǎn)生的RGB數(shù)據(jù)信號一并輸出到VGA接口,驅(qū)動CRT顯示。在本設(shè)計中時鐘信號65MHz、同步信號為horsync與versync相與產(chǎn)生,有效顯示區(qū)信號為行與場的有效數(shù)據(jù)區(qū)信號相與產(chǎn)生。  

一維矢量信號顯示方式  

在二維的空間中顯示一維矢量信號,常規(guī)顯示方法可以是將一維信號從左至右顯示,如圖2(a)所示,就如在普通的示波器上觀察到的一樣。這樣,在VGA顯示時,一行掃過多個采樣點,需把要顯示的采樣點位置計算出來,當(dāng)行信號掃過時,把采樣點的值賦給像素點,就完成了信號的顯示。而對于連續(xù)的一維信號,因為行頻比場頻高,圖2(b)的顯示方法更加合理。為此,將一維信號的時間軸映射到垂直方向上,幅值映射到水平方向上,當(dāng)行掃描信號掃過一行時,映射一維信號的一個采樣點,即一行信號對應(yīng)一個像素,當(dāng)完成一行信號后接著回掃,開始掃下一行。一般情況下,場頻確定后,就可以根據(jù)一維信號的頻率確定出一場可以顯示的周期數(shù),當(dāng)完成一場信號后,在屏幕上就顯示一幀圖像。  
在具體實現(xiàn)時,需要對一維正弦波信號的參數(shù)作兩點控制:控制正弦波的頻率,保證一行掃描對應(yīng)一個采樣點;控制正弦波的幅度,將其控制在1024×768的有效顯示區(qū)域中。  

對正弦波頻率來說,如果頻率太高,一行會掃到多個采樣點;如果頻率太低,一整屏無法顯示一個完整周期的信號。在本設(shè)計中,用一個較低的采樣時鐘控制正弦波的采樣,正弦波存放在一個查找表中。如果要在一屏中顯示n個周期的正弦信號,那么需要的采樣頻率fs=刷新率×n×查找表中一個周期的點數(shù)。  

控制正弦波幅度即讓正弦波的最大值不能超出屏幕的顯示區(qū)。VGA有效顯示寬度為1024,則屏幕兩端的空閑部分寬度(圖2(a)和(c))都為100。  


  
(a) (b)  
圖2 一維正弦波VGA顯示示意圖  

二維圖像信號的顯示方式  

二維圖像的顯示過程較一維信號容易實現(xiàn)。對二維圖像,可以將二維圖像信號轉(zhuǎn)變成一維像素序列。在屏幕顯示區(qū)域內(nèi),當(dāng)行與場同步信號掃過時,將該像素點對應(yīng)的RGB值進行賦值,就可以完成二維圖像的顯示。對于本設(shè)計,VGA時序為1024×768模式,圖像的像素數(shù)在這個范圍內(nèi)可以完全在屏幕上顯示,不會發(fā)生像素丟失。如果圖像比較小,還可以將圖像控制在屏幕的任意區(qū)域內(nèi)。由于圖像大小受存儲空間限制,如果想要實現(xiàn)更高像素點的圖像,就必須借用外部的SRAM或SDRAM來做圖像緩存。  

Avalon MM接口控制  

在DSP Builder中,Altera提供了本設(shè)計與SOPC的接口——Avalon MM接口。  

Avalon MM接口定義的接口信號主要有片選、讀使能、寫使能、地址,以及數(shù)據(jù)等。根據(jù)外設(shè)的邏輯,選用不同的接口定義信號,通過這些信號Avalon主端(CPU)可以向掛在Avalon總線上的從端外設(shè)寫地址與數(shù)據(jù)信號,Avalon主端外設(shè)也可以主動去獲取Avalon總線上的SRAM或SDRAM中的數(shù)據(jù)。不管是主傳輸還是從傳輸,都需要符合Avalon總線的讀寫時序才能發(fā)起一次正確的數(shù)據(jù)傳輸。可以利用Avalon MM接口將DSP Builder中設(shè)計的模塊做成自定義外設(shè)。NiosⅡ CPU就可以利用Avalon總線與DSP Builder中產(chǎn)生的自定義外設(shè)進行通信,在本設(shè)計中對集成到SOPC系統(tǒng)上的VGA接口的地址賦值為0x1后,數(shù)據(jù)寫入0x1,VGA接口控制器接收到數(shù)據(jù),就會根據(jù)設(shè)計產(chǎn)生VGA時序信息及RGB信號,在屏幕上顯示圖像。圖3為整個一維信號VGA顯示系統(tǒng)的結(jié)構(gòu)圖。  

  
圖3 系統(tǒng)結(jié)構(gòu)圖  

仿真與硬件驗證  

本設(shè)計在2C70 DSP硬件開發(fā)平臺下驗證。  

借助于DSP Builder中的Signal Complier模塊,可以容易地將設(shè)計完成的系統(tǒng)直接轉(zhuǎn)化成RTL級的硬件描述語言,在QuartusⅡ下完成VGA時序的驗證與正弦波信號的下載與顯示。  

從顯示器上硬件仿真結(jié)果來看,正弦波的幅度在有效的顯示區(qū)域內(nèi)呈周期性變化,因此當(dāng)顯示器與VGA口的J21相連時,屏幕上正弦波幅度在設(shè)計的范圍內(nèi)顯示,一幅屏幕所顯示的周期數(shù)和DSP Builder中所設(shè)定的一致。在此基礎(chǔ)上還可以調(diào)整正弦波的采樣頻率,控制正弦波的顯示頻率與幅度大小,實現(xiàn)示波器的功能,觀察FPGA內(nèi)部的信號。  

結(jié)語  

隨著VGA接口的廣泛使用,這種結(jié)合FPGA與DSP Builder的系統(tǒng)級設(shè)計方法已經(jīng)展現(xiàn)優(yōu)勢。從整個設(shè)計流程來看,系統(tǒng)的靈活性強,可靠性高,設(shè)計周期大大縮減,成本降低,且系統(tǒng)的可擴展性強。未來,VGA接口的圖像與視頻監(jiān)控系統(tǒng)應(yīng)用將會很有市場。
本文地址:http://m.qingdxww.cn/thread-18628-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應(yīng)用程序
  • 使用Harmony3加速TCP/IP應(yīng)用的開發(fā)培訓(xùn)教程
  • 集成高級模擬外設(shè)的PIC18F-Q71家族介紹培訓(xùn)教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 色片免费在线观看| 中文字幕欧美日韩VA免费视频| 国产精品日本不卡一区二区| 久久精品久久久久| 丝袜美女自摸| 亚洲最新地址| 色综合综合色| 日韩伦理| 日韩啪啪网站| 四虎一区| 伊人久久青青| 国产精品久久久久久久久齐齐| 婷婷久久无码欧美人妻| 色噜噜 男人的天堂在线观看 | 诱人的秘书BD在线观看| 亚洲精品国产精品国自产观看| 日韩理论片西瓜影音| 天堂va在线高清一区| 在线男人天堂| 好姑娘BD高清在线观看免费| 视频一区视频二区ae86| 日韩久久久精品中文字幕| 青青青手机视频在线观看| 五月天丁香婷婷综合| 无遮掩60分钟从头啪到尾| 2019午夜福利757视频第12集| 国产无遮挡色视频免费观看性色 | 3dbdsm变态videos高清| 老阿姨才是最有V味的直播| 亚洲国产果果在线播放在线| 五月天亚洲视频| 日本一区免费观看| 一级毛片免费的| 一级毛片成人免费看a| 国产精品18久久久久久白浆.| 青青青国产依人精品视频| 欧美极品jizzhd欧美| 亚洲欧美综合人成野草| 天天躁狠狠躁狠狠躁夜夜躁| 无删减在线观看| 9420高清完整版在线电影免费观看|