小數分頻頻率合成器在測試時必須外接一個環路濾波器電路與壓控振蕩器才能構成一個完整的鎖相環電路。其外圍電路中環路濾波器的設計好壞將直接影 響到芯片的性能測試。以ADF4153小數分頻頻率合成器為例,研究了其外圍環路濾波器的設計方法,給出了基于芯片測試的環路濾波器設計流程,并進行了驗 證測試。 測試結果表明,該濾波器可滿足小數分頻頻率合成器芯片測試的需要。在進行小數分頻頻率合成器的芯片測試時,數字部分可以通過常規的數字測試方法 即可以實現;而輸出射頻信號的相位噪聲、雜散噪聲則需要芯片工作在正常的輸出狀態下才能測試。小數分頻頻率合成器芯片在測試時需要與外接環路濾波器(LF)、壓控振蕩器(VCO)才能構成完整的鎖相環回路,在具備正常的芯片功能的前提下才能實現對其相位噪聲、雜散噪聲下的測試。 一般而言,壓控振蕩器均使用現成的器件,在挑選器件時注意性能指標的匹配就可以,只有環路濾波器才是需要計算和設計的。環路濾波器在整個電路中 主要作為一個低通濾波器,它將芯片鑒相器輸出的脈沖信號進行低通濾波,將高頻分量濾除,最終得到一個相對平滑的直流電壓信號去控制VCO工作,從而獲得一 個穩定的頻率輸出。環路濾波器的性能將直接影響到小數分頻頻率合成器芯片性能的測試。 本文以ADF 4153型小數分頻頻率合成器為例,給出了容易實現的三階環路濾波器的設計方法,能夠滿足芯片實際測試的需要。 外接環路濾波器的設計 環路濾波器是電荷泵鎖相環電路的重要環節,它連接在電荷泵和壓控振蕩器之間。鎖相環的基本頻率特性是由環路濾波器決定的。實際上,正是由于環路 濾波器的存在,鎖相環才可以選擇工作在任意的中心頻率和帶寬內。環路濾波器的類型多種多樣,大致分為有源濾波器和無源濾波器兩大類,無源濾波器與有源濾波 器相比,其優點在于:結構簡單、低噪聲、高穩定度和易以實現。 最常見的無源濾波器是如圖1所示的三階濾波器。一般而言,環路濾波器的帶寬應為PFD頻率(通道間隔)的1/10.提高環路帶寬會縮短鎖定時間。但環路帶寬過大會大幅度地增加不穩定性,從而導致鎖相環無法鎖定的狀態。 圖1三階環路濾波器 環路濾波器設計參數的選擇 為了研究環路濾波器對鎖相環輸出頻率相位噪聲的影響,設計出符合芯片測試需要的外圍環路濾波器。我們在ADIsimPLL軟件中進行了如下仿真 配置。器件型號:ADF 4153,fPFD=25MHz(理想信號源),INT=69,FRAC=101,MOD=125,VCO采用ZComm公司的V674ME34-LF, 在該配置下,預期輸出的RFOUT=1.7452GHz. a)設定環路濾波器帶寬為20kHz,相位裕度50°,其相位噪聲的仿真情況如圖2所示。 圖2環路帶寬20kHz時的相位噪聲仿真圖 從圖2中可以得知,當環路濾波帶寬為20kHz時,VCO所引起的相位噪聲占據了主導地位。芯片所引起的相位噪聲則被淹沒在總輸出噪聲之下。換 句話說,當環路帶寬較窄(如20kH)的情況下,針對鎖相環輸出信號進行相位噪聲測試,其結果并不能真正地反映芯片輸出的相位噪聲。 圖4環路濾波器及射頻電路設計 |