国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

賽靈思新的ISE 12軟件設計套件將動態(tài)功耗降低30%

發(fā)布時間:2010-5-4 11:35    發(fā)布者:嵌入式公社
關鍵詞: ISE , 功耗 , 軟件設計 , 賽靈思 , 套件
賽靈思公司(Xilinx)推出 ISE 12軟件設計套件,實現(xiàn)了具有更高設計生產力的功耗和成本的突破性優(yōu)化。ISE 設計套件首次利用“智能”時鐘門控技術,將動態(tài)功耗降低多達 30%。此外,該新型套件還提供了基于時序的高級設計保存功能、為即插即用設計提供符合 AMBA 4 AXI4 規(guī)范的IP支持,同時具備第四代部分重配置功能的直觀設計流程,可降低多種高性能應用的系統(tǒng)成本。

在為所有 Xilinx Virtex-6 和 Spartan-6 FPGA 產品系列提供全面生產支持的同時,ISE 12 版本作為業(yè)界唯一一款領域專用設計套件,不斷發(fā)展和演進,可以為邏輯、數(shù)字信號處理 (DSP)、嵌入式處理以及系統(tǒng)級設計提供互操作性設計流程和工具配置。此外,賽靈思還在ISE 12套件中采用了大量軟件基礎架構,并改進了設計方法,從而不僅可縮短運行時間,提高系統(tǒng)集成度,而且還能在最新一代器件產品系列和目標設計平臺上擴展 IP 互操作性。

智能自動化實現(xiàn)功率優(yōu)化

ISE 12設計套件推出了FPGA 業(yè)界首款帶自動化分析與精細粒度(邏輯切片)優(yōu)化功能的智能時鐘門控技術。該功能專為減少轉換次數(shù)而開發(fā),而轉換次數(shù)正是降低數(shù)字設計動態(tài)功耗的主要因素。上述技術的工作原理是,利用一系列獨特的算法來分析設計方案,以檢測每個 FPGA 邏輯切片中轉換時不改變下游邏輯和互聯(lián)的順序元件(即“轉換”)。該軟件生成的時鐘啟用邏輯會自動關閉邏輯切片級不必要的活動,避免關閉整個時鐘網絡,這樣可以節(jié)省大量的功耗。

生產力更高,性能更強

ISE 12 設計套件的高級設計保存功能使設計人員能夠通過可重復使用的時序結果快速實現(xiàn)設計時序收斂。設計人員不僅能將設計方案進行分區(qū),集中精力滿足關鍵模塊所需的時序功能,而且還可在進行其他部分的設計工作時將這些模塊鎖定,以保存其布局布線。為推出即插即用型 FPGA 設計,賽靈思正對開放式 ABMA 4 AXI4 互聯(lián)協(xié)議上的 IP 接口進行標準化,這既簡化了賽靈思及第三方供應商提供的 IP集成工作,同時最大限度地提高了系統(tǒng)性能。為了高效映射于 FPGA 架構,賽靈思還與 ARM 公司共同定義了AXI4、AXI4-Lite 和 AXI4-Stream 規(guī)范。

部分重配置降低成本

部分重配置技術能在不中斷其它邏輯工作的情況下下載部分 bit 文件,從而動態(tài)修改FPGA 邏輯塊。ISE 設計套件 12采用直觀接口,以及與用戶熟悉的標準 ISE 設計流程緊密結合的簡化設計方法,從而使部分重配置技術能夠輕松運用于賽靈思 FPGA 器件中。ISE 部分重配置流程現(xiàn)在使用同樣的業(yè)經驗證的賽靈思工具和方法,滿足時序收斂、設計管理與平面規(guī)劃以及設計保存的需求。

由于支持第四代“即時”部分重配置技術,設計人員能在盡可能小型化的器件中集成多種高級應用,從而大幅降低系統(tǒng)成本與功耗。新一代有線光學傳輸網絡 (OTN) 解決方案的開發(fā)人員實施一個 40G 多端口復用轉換器接口,相對于不支持部分重配置的器件而言所需的資源減少了三分之一。包括軟件無線電在內的眾多其它應用也受益于賽靈思 FPGA 按需重配置功能所提供的更高靈活性優(yōu)勢。

立即啟動設計工作

ISE 設計套件12創(chuàng)新技術將分階段推出,其中面向 Virtex-6 FPGA 設計的智能時鐘門控技術現(xiàn)已隨12.1版本推出;面向 Virtex-6 FPGA 設計的部分重配置技術將隨 12.2 版本推出;而 AXI4 IP 支持將隨 12.3 版本推出。ISE 12 套件可與 Aldec、Cadence Design Systems、Mentor Graphics 以及 Synopsys等 公司推出的最新仿真和綜合軟件協(xié)同工作。

此外,相對于前版而言,通過改進嵌入式設計技術,12.1 版軟件的邏輯綜合平均速度提升 2 倍,大型設計實施運行時間縮短 1.3 倍。12.1 版本軟件還為 Virtex-6 FPGA 多模無線電目標設計平臺、Spartan-6 FPGA 工業(yè)自動化與工業(yè)影像目標設計平臺以及 Virtex-6 HXT FPGA 100G OTN 和包處理目標設計平臺(今年晚些時候推出)提供了擴展的并經生產驗證的 IP。

定價與供貨情況

ISE 12.1設計套件可立即提供各種 ISE 版本,邏輯版本的起始價格為 2,995 美元。客戶可從賽靈思網站免費下載全功能 30 天評估版本。歡迎立即使用 12.1 版軟件,如欲了解 ISE 12設計套件中有關降低功耗與成本的設計方法和生產力創(chuàng)新的更多詳情,敬請訪問:www.xilinx.com/cn/ISE
本文地址:http://m.qingdxww.cn/thread-10978-1-1.html     【打印本頁】

本站部分文章為轉載或網友發(fā)布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發(fā)培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區(qū)

相關在線工具

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 天天色资料| 恋夜秀场1234手机视频在线观看| 麻豆高清区在线| 亚洲精品欧美精品中文字幕| 亚洲操图| 婷婷中文| 亚洲视频在线观看一区| 亚洲精品久久一区影院| 99久久做夜夜爱天天做精品| 久久免费精品视频| 亚洲欧洲日韩综合色天使不卡| 日韩色中色| 四虎影院永久在线| 四虎在线观看| 超碰视频在线| 青青草原在线免费| 一级片黑人| 欧美专区一区| 亚洲欧洲综合| 亚洲伊人| 国产免费69成人精品视频| 亚洲精品成人久久久影院| 日韩在线影视| 乌鸦传媒在线视频国产 | 亚洲精品卡1卡二卡3卡四卡| 国产亚洲精品首页在线播放| 小黄文纯肉污到你湿| 香港三级欧美国产精品| 日韩午夜精品| 四虎影院wwww| 调教美丽的白丝袜麻麻视频| 日韩欧美中文字幕在线| 亚洲精品第一第二区| 日本亚洲欧美国产日韩ay高清| 正在播放一区二区| 孕妇作爱视频| 欧美性黑吊xxx| 欧美一级特黄特色大片免费| 青娱乐精品视频| 最新韩国伦理片大全手机在线播放| 在线国产一区二区三区|