作者: 來源:電子產(chǎn)品世界 摘要:本文介紹了基于Xilinx Virtex-6 FPGA的高速串行數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),系統(tǒng)包含AXI DMA和GTX串行收發(fā)器,系統(tǒng)增加了流量控制機(jī)制來保證高速數(shù)據(jù)傳輸?shù)目煽啃浴W詈筮M(jìn)行了仿真測(cè)試,測(cè)試結(jié)果顯示系統(tǒng)可以高速可靠地傳輸數(shù)據(jù)。 引言 隨著數(shù)字多媒體技術(shù)的發(fā)展,在現(xiàn)代電子系統(tǒng)中各模塊之間經(jīng)常需要高速數(shù)據(jù)傳輸。傳統(tǒng)的數(shù)據(jù)傳輸系統(tǒng)采用并行接口,并行數(shù)據(jù)傳輸技術(shù)向來都是提高數(shù)據(jù)傳輸速率的重要手段。隨著數(shù)據(jù)傳輸速率的提高,并行數(shù)據(jù)傳輸?shù)倪M(jìn)一步發(fā)展遇到了瓶頸,面臨很多問題,如接口信號(hào)不同步,信號(hào)串?dāng)_,引腳過多增加PCB板布線難度及設(shè)計(jì)制作成本。因此,高速串行接口已經(jīng)逐漸取代并行接口。與并行傳輸相比,串行傳輸具有獨(dú)特優(yōu)勢(shì),可以提供更大的帶寬更遠(yuǎn)的傳輸距離以及更低的成本。 高速數(shù)據(jù)傳輸系統(tǒng)中各模塊規(guī)模以及復(fù)雜度逐漸加大,數(shù)據(jù)傳輸?shù)目煽啃灾饾u成為影響系統(tǒng)性能的關(guān)鍵因素之一。數(shù)據(jù)發(fā)送模塊和數(shù)據(jù)接收模塊處理數(shù)據(jù)的速度很難達(dá)到一致,因此經(jīng)常會(huì)出現(xiàn)接收模塊等待發(fā)射模塊發(fā)送數(shù)據(jù),或者發(fā)送模塊等待接收模塊接受數(shù)據(jù)的情況。為了使高速數(shù)據(jù)傳輸系統(tǒng)可靠工作不丟失數(shù)據(jù),系統(tǒng)需要加入流量控制機(jī)制,來協(xié)調(diào)發(fā)送模塊和接受模塊的工作。 |