Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGA,Virtex-6 SXT FPGA和Virtex-6 HXT FPGA三個亞系列,采用40nm ExpressFabric和600MHz Clocking技術,具有存儲器選擇如能和DDR3,QDRII+和RDLRAM存儲器接口,600MHz DSP48E1 Slice,高速互連性,以太網媒體接入控制器具有10/100/1000Mbps,同時具有系統監視器和ADC,增強性配置和比特流保護,廣泛用在有線通信,無線通信和廣播設備。 Virtex-6 FPGA是目標設計平臺的可編程的芯片基礎,這一平臺提供了集成的軟件和硬件產品,從而使設計者可以從他們開發周期的初始階段就專注于創新。采用第三代ASMBL(高級芯片模塊時鐘)圓柱型架構,Virtex-6包含了多個不同的子系列。這份簡介涵蓋了LXT、SXT和HXT子系列中的器件。每個子系列都包括不同比率的特性,以便高效的滿足各種高級邏輯設計的需求。除了高性能邏輯構造外,Virtex-6 FPGA還包括許多內置的系統級模塊。這些特性使設計者可以在其采用FPGA的系統中,構建高等級的性能和功能。利用先進的40nm銅工藝技術,Virtex-6 FPGA成為傳統ASIC技術的可編程替代產品。Virtex-6 FPGA提供了較佳的解決方案,可通用前所未有的邏輯、DSP、連接性和軟件微處理性能,滿足高性能邏輯設計者、高性能DSP設計者、高性能嵌入式系統設計者的需求。 Virtex-6 FPGA主要特性 •三個子系列 • Virtex-6 LXT FPGA:帶有高級串行連接的高性能邏輯 • Virtex-6 SXT FPGA:利用高級串行連接性,實現較高的信號處理性能 • Virtex-6 HXT FPGA:較高的帶寬串行連接性 •子系列之間具有兼容性 • LXT和SXT器件在相同的封裝上點位布局相同 •高級、高性能FPGA邏輯 •真正的6輸入查找表(LUT)技術 •雙LUT5(5輸入LUT)選項 •對于需要豐富的寄存器混合的應用,提供LUT/雙flip-flop對 •提高了布線效率 •每個6輸入LUT上的64位(或兩個32位)分布式LUT RAM選項 •帶有寄存器輸出選項的SRL32/串行SRL16 • 強大的混合模式時鐘管理器(MMCM) • MMCM模擬提供了零延遲緩沖、頻率合成、時鐘相移、輸入抖動過濾和相位匹配時鐘分配 ![]() 圖1 ML630光傳輸網絡(OTN)外形圖 ![]() 圖2 ML630光傳輸網絡(OTN)方框圖 • 36kbits時鐘RAM/FIFO •雙端口RAM模塊 •可編程 -高達36位的雙端口帶寬 -高達72位的簡易雙端口帶寬 •增強型的可編程FIFO邏輯 •內置可選的校錯電路 •可選擇采用將每個模塊用作兩個獨立的18kB模塊 •高性能并行SelectIO技術 • 1.2V~2.5V I/O的工作電壓 •采用ChipSync技術的源同步接口技術 •數字控制阻抗(DCI)的活動終端 •靈活的精密型I/O •具有集成寫入測量性能的高速存儲接口 •高級DSP48E1片 • 25×18、兩種補充的乘法器/加法器 •可選的流水線操作 •新的可選預加法器,輔助過濾應用 •可選的按位邏輯功能 •專用的級聯連接 •靈活的配置選項 • SPI和并行閃存接口 •利用專用低效運行再配置的支持多數據流 •自動總線帶寬檢測 •所有器件上的系統監視器性能 •片上/片下熱監視和電源電壓監視 • JTAG訪問所有的受影視數量 •適用于PCI Express設計的集成型接口模塊 •符合PCI Express Base Specification 2.0 •利用GTX收發器,支持Gen1 (2.5 Gbits/s)和Gen2 (5 Gbits/s)支持 •具有端點和下游端口 •每個模塊上的×1,×2,×4或×8 lane支持 • GTX收發器:高達6.6 Gbits/s •通過FPGA邏輯中的采樣過密支持低于480Mbits/s的數據率 • GTH收發器:2.488 Gbits/s到高于11Gbits/s •集成型10/100/1000 Mbits/s以太網MAC模塊 •采用GTX收發器,支持1000BASE-X PCS/PMA和SGMII •采用SelectIO 技術資源支持MII、GMII和RGMII es •可支持2500Mbits/s • 40nm銅CMOS工藝技術 •1.0V內核電壓 (僅-1,-2,-3速度級) •低功耗 0.9V內核電壓選項 (僅-1L速度級) •可采用獨立或無鉛封裝選項的高信號集成倒裝芯片封裝ML630光傳輸網絡(OTN)評估板主要特性 •兩個Virtex-6 XC6VHX565T-2FFG1924C FPGA •采用功率狀態LED實現所有需要電壓的板上穩壓器 •所有 ML630 FPGA U1和U2 I/O 塊VCCO電壓為2.5V •兩類外部電源插座 (12V “磚塊” DIN4(典型值),PC ATX(典型值)) • USB JTAG配置端口,與 USB A-to-Mini-B線纜一起使用 •系統ACE控制器,帶有同伴CompactFlash插槽 •適用于每種FPGA的通用型按鈕和DIP開關、LED和測試I/O頭 •用于每種FPGA的VGA 2X5 male調試頭 •用于每種FPGA,采用USB Mini pcb連接器的USB-至-UART橋 •兩個VITA 57.1 FMC HPC連接器 • I2C總線集合EEPROM,時鐘源和FMC連接器 •一個單獨的 SiTime,固定200 MHz 2.5V LVDS振蕩器繞線至每個FPGA整體時鐘輸入 • 8對差分時鐘輸入SMA連接器 •六個I2C 可編程Silicon Labs Si570 3.3V LVPECL 10 MHz至810 MHz 振蕩器 •兩種不同輸入8×8交叉形式關,提供16個可選的差分時鐘源 •四套插座FCI Airmax 120引腳連接器,采用Interlaken互連協議 詳情請見: http://m.qingdxww.cn/thread-85480-1-1.html 來源:中電網 |