NS公司的LMK04800系列是雙回路PLL的低噪音時鐘抖動消除器,具有超低的RMS抖動性能:12kHz~20MHz為111fs RMS,100Hz~20MHz為123fs RMS,工作電壓3.15V~3.45V,時鐘速率高達1536 MHz,可以滿足新一代系統所需的要求,主要用在數據轉換器時鐘、無線基礎設備、網絡、SONET/SDH、DSLAM、醫療、視頻以及測試測量設備等。 該LMK04800系列是業界最高性能的時鐘調節器,具有優越的時鐘抖動清除、生成和分配性能,并具有其它先進功能,以滿足下一代系統時鐘調整的要求。這種雙循環PLLatinum™架構,可以采用低噪聲VCXO模塊,提供111fs rms抖動(12kHz至20MHz)或者,采用低成本的外部晶體和變容二極管,提供次200fs rms抖動(12kHz至20MHz)。 這種雙循環結構包括兩個高性能鎖相環(PLL)電路,一個低噪聲晶體振蕩器電路,以及高性能的電壓控制振蕩器(VCO),第一個鎖相環(PLL1)提供了低噪聲抖動清除器的功能,而第二個鎖相環(PLL2的)執行時鐘產生。 PLL1可配置成與外部VCXO模塊工作,或者與具有外部可調晶體和變容二極管的集成晶體振蕩器工作。當被用于很窄的環路帶寬時,PLL1使用VCXO模塊,或可調晶體的優異相位噪聲(偏移低于50千赫),以清理輸入時鐘。 PLL1的輸出作為PLL2的清除輸入參考,以鎖定集成的VCO。 PLL2的環路帶寬可以進行優化,以清除遠出相位噪聲(偏移50千赫以上),集成的VCO優于VCXO模塊,或PLL1使用的可調晶體。 圖1 LMK0480x詳細方框圖 LMK04800主要特性 •超低RMS抖動性能 - 111 fs RMS抖動(12 kHz至20 MHz) - 123 fs RMS抖動(100 Hz至20 MHz) •雙回路PLLatinum PLL架構 - PLL1 •集成的低噪聲晶體振蕩器電路 •輸入時鐘丟失時為保持模式 - 自動或手動觸發/恢復 • 正常[1 Hz]鎖相環底噪聲-227 dBc/Hz •最高相探測器率155兆赫 • OSCin頻率倍增 •集成低噪聲壓控振蕩器 • 2個Los冗余輸入時鐘 - 自動和手動切換模式 • 50%占空比輸出分離,1至1045(奇偶) • LVPECL,LVDS或LVCMOS的可編程輸出 •精密數字延時,固定或動態調整 • 25 ps步模擬延時控制。 • 14個差分輸出,最多26個單端。 - 最多6個壓控/水晶緩沖輸出 • 時鐘速率高達1536兆赫 • 零延遲模式 • 三個上電默認時鐘輸出 • 多模式:雙鎖相環,單PLL和時鐘分配 • 工業級溫度范圍:-40至85℃ • 3.15 V至3.45 V工作電壓 •封裝:64引腳LLP(9.0 ×9.0 ×0.8毫米) 圖2 雙回路模式的LMK0480x簡化方框圖 LMK04800目標應用 •數據轉換器時鐘/無線基礎設施 •網絡:SONET / SDH ,DSLAM •醫療/視頻/軍事/航空航天 •測試和測量 詳情請見: http://solution.eccn.com/solution_2011050309550763.htm |