|
隨著信息產業和微電子技術的發展,可編程邏輯嵌入式系統設計技術已經成為信息產業最熱門的技術之一,應用范圍遍及航空航天、醫療、通訊、網絡通訊、安防、廣播、汽車電子、工業、消費類市場、測量測試等多個熱門領域。并隨著工藝的進步和技術的發展,向更多、更廣泛的應用領域擴展。越來越多的設計也開始以 ASIC轉向FPGA, FPGA正以各種電子產品的形式進入了我們日常生活的各個角落,同時FPGA人才的需求也隨之增加。
目前高校的基于FPGA的嵌入式教育體系尚不完善,國內高校及培訓機構在FPGA嵌入式教學的課程體系及師資力量存在著嚴重的不足,為了幫助國內各高校培養基于 FPGA的嵌入式系統的師資力量,同時增強各高校同行間交流,北京至芯FPGA創新中心舉辦“全國高;贔PGA的嵌入式系統教學師資培訓班”,通過本課程來滿足各高校對基于 FPGA的嵌入式技術的需求。
一、培訓特色:
1. 課程內容循序漸進,覆蓋FPGA基礎、FPGA調試工具、高級 FPGA 設計課程三大板塊。由淺入深,由易到難,全面細致地講解基于FPGA的嵌入式技術全部關鍵技術。
2. 課程由verilog國內第一人夏宇聞教授領銜授課,授課教師均具備豐富項目經驗,及多次知名企業授課經驗。
3. 課程以實驗為主,實驗時間占百分之五十以上。在有針對性、實用性實驗中,穿插理論課程加以總結,以提高學員的動手能力和理論水平。
4. 為學員配置齊全的實驗指導手冊。學員可以參考手冊,在教師的輔助下做完全部實驗。
二、培訓目標
1,FPGA工作原理及結構、主流FPGA器件介紹及選型原則;
2,FPGA設計環境搭建及相關工具使用;
3,Verilog HDL設計;
4,FPGA資源認識及其使用;
5,系統時序分析及處理;
6,針對不同FPGA器件的編碼規則;
7, FPGA教學技巧經驗交流。
三、培訓對象
已經或準備開設FPGA或嵌入式相關課程的高等學校相關專業教師,實驗室人員等。
四、學員基礎
1. 具備C語言、HDL(VHDL或Verilog)基礎;
2. 了解FPGA基礎概念、單片機基本知識;
3. 對嵌入式系統(Embedded System/SOPC)有興趣者。
五、培訓師資
夏宇聞:夏宇聞老師畢業于清華大學,北京航空航天大學教授,國內最早從事復雜數字邏輯和嵌入式系統設計的專家,與國際設計界有密切的技術聯系。國內最早推廣 VERILOG設計方法,有豐富工程實踐經驗,曾獲得包括國家發明二等獎在內的多項國家級獎勵,是業界公認的大師。夏宇聞老師為VERILOG設計方法在中國的推廣和應用做了大量工作,曾編寫和翻譯的著作有《 Verilog 數字系統設計教程》、《Verilog HDL 數字設計與綜合》、《SystemVerilog 驗證方法學》和《數字邏輯基礎與Verilog設計》等,為VERILOG設計方法在中國的推廣和發展作出了卓越的貢獻。
汪老師:資深FPGA培訓講師,具有多年FPGA開發經驗及教學經驗。
六、證 書:
培訓結束,理論、實踐雙項考核成績合格者,頒發中國電子學會“高級FPGA之嵌入式設計培訓師”證書及北京至芯FPGA創新中心頒發的“FPGA設計高級工程師”結業證書等。
七、支持機構
中國電子學會 中國NCBM項目中心 北京航空航天大學 電子工程世界
北京至芯FPGA創新中心 全國高校基于FPGA的嵌入式系統教學師資培訓班 項目主管:王主任
電話: (010)62670708 18910168898
E-mail: canny@zxopen.com zxopen@126.com
網址:(http://www.zxopen.com) |
|