Quartus II編譯出現(xiàn)錯(cuò)誤can't fit 35 registers in device請(qǐng)問(wèn)是不是程序太大了的問(wèn)題
我正在用CPLD設(shè)計(jì)一個(gè)計(jì)時(shí)計(jì)數(shù)模塊:按下reset清零,按一下start開(kāi)始計(jì)時(shí),按一下stop停止計(jì)時(shí)把結(jié)果傳給單片機(jī),現(xiàn)在就是控制不了stop,就是仿真時(shí)start為高電平1時(shí)計(jì)數(shù)器工作,為0時(shí)停止計(jì)數(shù),stop控 ...
FPGA和EEPROM能直接相連嗎?
xilinx v5 和AT24C02怎么連?
SCL和SDA該怎么連到FPGA上?
是不是只要IO口就可以?
2012年06月05日 20:52
module f(...,S_out);
...
output S_out;
...
reg S_out;
endmodule
module top(...);
reg S_out;//S_out不是輸入輸出口
f U1(..,.S_out(S_out));
always @()
begin
...
So ...
如何學(xué)好FPGA?應(yīng)該看哪些比較好的教材?求高手指點(diǎn)。。。。
2012年05月26日 13:53
我嘗試了IP內(nèi)核中的Math Functions--dividers, 里面有2個(gè)IP核,我都試過(guò)了,仿真的時(shí)候輸出總是高阻狀態(tài)。
我使用的是Xilinx V2PRO, ISE10.1, Verilog語(yǔ)言,采用自帶的ISE Simulator仿真器
...
拜求大神看看這段代碼,我都快眼花了,就是看不明白到底是干什么的?請(qǐng)告訴我具體功能及架構(gòu)(原理圖)怎么測(cè)試功能?
具體原理、架構(gòu)不是很清楚,希望能有大神幫忙指點(diǎn),最好給出架構(gòu)圖
我是剛開(kāi)始學(xué)FPGA,現(xiàn)在對(duì)其verilog語(yǔ)言還不是很懂。下面題目:設(shè)計(jì)一個(gè)十進(jìn)制的加法計(jì)數(shù)器,功能包含復(fù)位信號(hào),置位信號(hào),每個(gè)時(shí)鐘的正跳變沿計(jì)數(shù)器加一。計(jì)數(shù)0-99即可。請(qǐng)幫忙給個(gè)參考的程序 ...
小弟初學(xué)FPGA,現(xiàn)在要做一個(gè)DDS信號(hào)源。根據(jù)DDS的原理,頻率分辨率是fs的1/(2的N次方)。但是現(xiàn)在一般沒(méi)有一個(gè)fs是一個(gè)2的N次方Hz的頻率。我想做一個(gè)頻率分辨率是1Hz的信號(hào)源,以方便我的頻率 ...
有沒(méi)有公司或個(gè)人已經(jīng)對(duì)ccsds標(biāo)準(zhǔn)下的LDPC碼的編碼和譯碼研發(fā)出來(lái)了?最近工程應(yīng)用時(shí)間比較緊,緊急求購(gòu),,,,聯(lián)系qq:124920754
學(xué)習(xí)FPGA,需要做PCIE的接口配置,請(qǐng)問(wèn)誰(shuí)懂這方面的或有這方面資料的,給支持一下,謝謝!
2012年04月16日 09:48