數(shù)字邏輯電路的ASIC設計:實現(xiàn)高速高可靠性數(shù)字系統(tǒng)設計技巧 叢書名:實用電子電路設計叢書 作者:(日本)小林芳直/蔣民/(日)小林芳直 出版社:科學出版社 出版日期:2005-11 本書以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步式電路為基礎,從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設計技術(shù)。內(nèi)容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數(shù)器、定序器設計及應用等,并介紹了實現(xiàn)最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術(shù)、計算技術(shù)、控制工程等領域的高等院校師生及工程技術(shù)人員、研制開發(fā)人員學習參考。 |
O(∩_∩)O謝謝 |
謝謝 |
3Q |
謝謝!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!! |
謝謝 |
謝謝 |
謝謝, |
謝謝 . |
非常感謝!!! |
非常感謝,謝謝分享 |
非常感謝 |
thanks |
好書,謝謝分享 |
數(shù)字邏輯電路的ASIC設計.part1.rar (14.02 MB, 下載次數(shù): 123) |
數(shù)字邏輯電路的ASIC設計.part2.rar (13 MB, 下載次數(shù): 118) |