中國數字EDA龍頭企業上海合見工業軟件集團有限公司(簡稱“合見工軟”)與達摩院玄鐵合作,在玄鐵C920 + XT-Link 系統方案的開發和構建項目中,應用合見工軟商用級全場景驗證硬件系統UniVista Unified Verification Hardware System(簡稱“UVHS”), 提升玄鐵高性能RISC-V處理器C920的開發和驗證效率,助力玄鐵32核處理器系統的驗證調通,推動 RISC-V技術創新并加快下一代產品技術的上市時間。 合見工軟一直致力于應用自主可控的國產EDA創新技術,賦能開源RISC-V處理器的芯片開發與技術迭代,此次與玄鐵團隊深化技術合作,在玄鐵C920處理器開發和多核系統構建中,成功應用了合見工軟全場景驗證硬件系統UVHS,通過16片VU19P的級聯,支持32核處理器系統快速級聯編譯,僅歷時一周,就完成了從RTL代碼編譯到上板調通的全流程;同時,UVHS的應用為玄鐵RISC-V處理器大幅加快了開發效率,玄鐵C920 + XT-Link系統方案在Dhrystone(測量處理器運算能力基準程序)的測試結果,以及Coremark的測試結果都得到了顯著的提升,在同等算力的應用場景下,玄鐵RISC-V系統方案表現了優良的性能。 ![]() UVHS適用于大規模ASIC/SOC 軟硬件驗證的各種應用場景,可廣泛用于智能駕駛、數據中心、人工智能、5G通信和智能手機等各類高端芯片的開發,為芯片開發者提供了高效的軟硬件驗證方式,大幅縮短驗證周期,加速芯片上市: ● 智能化自動分割技術將大型系統快速編譯移植:玄鐵RISC-V處理器的靈活擴展性需要將大的多核設計能夠分割到多片FPGA上。UVHS的自動分割技術將整個過程完全自動化,大幅簡化了工程師的手動工作,更容易將ASIC風格的RISC-V RTL代碼快速遷移到FPGA平臺。 ● 高運行性能顯著縮短軟件運行時間:基于Xilinx新型FPGA平臺,UVHS系統全局時序驅動的智能自動分割技術可以將運行性能推至更高,從而得以以更高的效率來優化軟件開發的項目周期。 ● 大規模系統級聯:UVHS系統支持大系統級聯,最多可以級聯上百億邏輯門的規模。目前已經在更多商用客戶成功部署級聯,實現了最大160片VU19P FPGA的級聯,滿足HPC超大系統規模驗證的需求。對于未來玄鐵RISC-V大型系統擴展可以提供可靠的技術支撐。 ● 豐富的高速接口和存儲模型 UVHS提供了豐富的高速接口和存儲模型 ,支持PCIe Gen5、MIPI CSI2/DSI2、Ethernet 1G-800G等多種接口,以及DDR5、DDR4、LPDDR5、LPDDR4、HBM3等存儲模型,幫助RISC-V生態的用戶快速搭建完整的驗證場景。 ● 豐富的調試手段 UVHS系統支持UHD無限深度波形調試、觸發、異步寄存器讀回等功能,類似仿真方式的波形調試功能,顯著提高了調試效率和問題定位能力。DDR及SRAM后門訪問也較大程度增加用戶調試的便利性。 達摩院玄鐵高級技術專家盛仿偉表示: “我們與合見工軟在玄鐵RISC-V多代處理器開發中都進行了深入的技術合作,在玄鐵C920處理器開發中應用UVHS系統,為玄鐵C920多核大系統的開發與驗證帶來了顛覆性的進步。UVHS快速原型設計和驗證能力使我們可以不斷突破RISC-V性能的邊界,提升性能表現。未來,我們將繼續與合見工軟緊密協作,在創新研究領域深化合作,進一步拓展我們在大型處理器系統及RISC-V生態中的技術應用與影響力。 合見工軟驗證產品市場總監曹夢俠表示: “達摩院玄鐵RISC-V的生態覆蓋對目前推動國內RISC-V行業發展和創新方面起到了非常重要的作用,合見工軟UVHS全場景硬件驗證平臺在玄鐵C920 RISC-V大型處理器系統中的應用,為達摩院玄鐵RISC-V產品技術的創新與迭代加速賦能。UVHS是一款創新的高性能、大容量全場景驗證硬件加速平臺,專為應對當今復雜多樣的SoC軟硬件驗證任務而設計。基于我們在多家客戶大芯片項目中的成功部署經驗,我們期待繼續助力達摩院未來的技術演進,為中國RISC-V生態系統貢獻更高效智能的EDA工具。” |