由于曼徹斯特(MancheSTer)編碼具有傳輸時無直流分量,時鐘提取方便等特點,被廣泛地應用于以太網、車輛總線、工業總線中。現在工程上常用的曼徹斯特編譯碼芯片為HD-6408和HD-6409,但是這種芯片有一些不足。首先,該芯片在傳輸速率和每幀數據中的有效位數等方面都做了嚴格的限制。其次,使用該芯片需要增加額外的硬件電路,提高了系統成本。使用FPGA做曼徹斯特編譯碼成本高,而且開發周期長。本文提出了一種基于STM32F103RET6的編譯碼系統方案,利用了STM32F103RET6強大的定時器功能,采用靈活的編譯碼方式,傳輸速率和數據幀格式都可以根據需要完全自行定義。STM32F103RET6自帶DMA的功能使得數據編碼不再需要頻繁的定時中斷,提高了編碼速率,節約了CPU的資源。該設計方案實現方法簡單、穩定、靈活,應用范圍廣泛。 1 曼徹斯特碼 曼徹斯特編碼是一種自動同步的編碼方式即時鐘同步信號就隱藏在數據波形中。在曼徹斯特編碼中,每一位的中間有一跳變,位中間的跳變既作為時鐘信號,又作為數據信號。每個碼元均用兩個不同相位的電平信號表示,與用高、低電平表示的非歸零二進制碼相比,在連“0”或連“1”的情況下更易于提取同步時鐘信息。并且曼徹斯特碼傳輸時沒有直流分量,可以降低系統的功耗,且有很強的抗干擾能力。圖1所示是最常用的一種曼徹斯特編碼方法,當傳送信號為“1”時,曼徹斯特編碼由高電平跳變為低電平;若傳送的信息為“0”,曼徹斯特由低電平跳變為高電平,在一個數據周期內保持低電平無跳變則表示空閑。 圖1 曼徹斯特編碼 2 STM32F103RET6的定時器與DMA簡介 控制器采用ST公司的STM32微處理器,STM32系列微處理器基于ARM Cortex-M3內核,采用高效的哈佛結構三級流水線,達到1.25DMIPS /MHz,這里我們選用增強型的STM32F103RET6.它具有如下特征:72 MHz系統時鐘頻率、512 KB閃存程序存儲器、64 KBSRAM、8個定時器、3個12位模數轉換器、1個數模轉換器,1個CAN接口、7通道DMA控制器,以及SPI、USART、I2C、I2S、USB接口等。該控制器具有豐富的外設和較強的抗干擾能力,很適用于工業現場控制。 STM32F103RET6有8個定時器,每個定時器由一個可編程預分頻的1 6位自動裝載計數器構成,計數頻率高達72 MHz,它適用于多種場合包括輸入信號的脈沖長度(輸入捕獲)或者產生輸出波形(輸出比較或者PWM)。 STM32F103RET6支持DMA操作,DMA是在外沒和存儲器之間或者存儲器和存儲器之間的高速數據傳輸通道,通過DMA數據可以快速地移動而無需CPU的參與,這就節省了CPU的資源來做其他事情。本次設計便是利用計數器觸發DMA進行內存與定時器的數據交換,比起中斷查詢的方式,提高了編碼的效率和穩定性。 定時器的計數頻率最高為72 MHz,DMA傳輸速率為6 Mb/s,因此曼徹斯特編碼的速率可以很輕松的做到1 Mb/s,滿足高速編碼的需求。 3 系統實現方案 基于STM32F103RET6的曼徹斯特電壓、電流編譯碼系統框圖如圖2所示。該系統設計主要使用STM32F103RET6芯片的定時器加DMA功能來實現曼徹斯特的電壓編譯碼,對于電流編碼譯碼需要借助外圍的電壓與電流轉換電路來實現。 圖2 基于STM32F103RET6的曼徹斯特電壓、電流編譯碼系統框圖 3.1 電壓編碼 將定時器設置為輸出比較翻轉功能,申請一個緩存區,將要編碼的數據通過編碼算法轉換為翻轉匹配值放入此緩存區,如圖3所示的ABC DEF……計數值,編碼算法根據具體應用中的編碼協議來編寫。啟動定時器后,計數器開始計數,當計數值與定時器比較寄存器的值匹配時,輸出引腳的電平進行翻轉并觸發DMA從緩存區來更新比較寄存器;每更新一次,DMA指向的內存地址遞增1,指向下一次要更新到比較寄存器的數據,以此方式實現定時器根據緩存區的數據輸出對應的編碼波形。編碼速率可通過修改定時器預分頻器和RCC時鐘控制器分頻器來進行調節。 圖3 編輯示例 3.2 電壓譯碼 將定時器設置為輸入捕獲功能,當曼徹斯特碼的上升沿或下降沿到來時定時器會將當前的計數值進行捕獲,并經由DMA通道傳輸到緩存區;主程序中會調用譯碼算法來對緩存區的數據進行處理并進行譯碼,譯碼作為編碼的逆過程,其譯碼算法也要根據具體應用中的編碼協議來編寫。 3. 3 電流編碼 將電壓編碼通過圖4所示的電壓/電流轉換電路來實現,將定時器輸出的曼徹斯特電壓編碼轉換為曼徹斯特電流碼。 圖4 電壓/電流轉換電路 3.4 電流譯碼 將待測的曼徹斯特電流碼信號通過電流/電壓轉換為電壓碼,進行整形使邊緣變陡峭后交MCU來譯碼,電流/電壓轉換電路如圖5所示。 圖5 電流/電壓轉換電路 4 軟件設計 軟件流程如圖6所示。系統初始化包括時鐘初始化、定時器初始化、DMA初始化等。如果一次性連續編碼的數據最比較大時,應將這罩的DMA緩沖區設置為雙緩沖,為每個用到的DMA通道開辟兩個緩沖區。當DMA使用其中的一個緩沖區時,MCU調用編碼或者譯碼算法來對另外一個緩沖區進行讀寫操作;當DMA數據傳輸完畢的時候,發生一個DMA傳輸結束中斷,在中斷服務程序里切換到另外一個緩沖區,并將編碼算法或者譯碼算法標志位置位。當主程序查詢到標志位置位后,MCU調用編碼或者譯碼算法來對DMA先前指向的緩沖區進行處理(填充數據或者取數據)。當然,如一次性編碼或者譯碼的數據不是很多時,我們只需一個緩沖區就夠了。 因為CPU處理數據的速度要高于編碼的速率,所以CPU可以空出時間來做其他的事情,時間的長短依賴于緩沖區的大小和編碼的速率,等到主程序中查詢到編碼或者譯碼標志位置位了再去執行編碼或者譯碼算法對數據進行處理,這樣就提高了CPU的工作效率。在實時性要求不高的應用中,不再需要一個專門的CPU去處理編碼或者譯碼。 5 方案驗證 本方案已在汽車加速度傳感器模擬系統中得到了驗證,這里以某款加速度傳感器的曼徹斯特編碼協議為例,其數據幀格式為一幀數據為19位包括:2個起始位、2個類別位、10個數據位、5個CRC效驗位。 5.1 編碼方案驗證 對圖4所示電路的T1點測量曼徹斯特電壓編碼的波形,電流編碼的波形通過測量T2、T3問的壓降來間接測量。 對一幀數據0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 1 1連續編碼,幀之間延時6μs,編碼速率400kb/s,編碼波形如圖7所示。 5.2 譯碼方案驗證 通過對某真實傳感器輸出的曼徹斯特電流碼進行捕獲譯碼,得到其ID信息,譯碼數據如圖8所示。ID正確,譯碼成功。 結語 該沒計方案可以方便地實現曼徹斯特電壓、電流編碼譯碼,實現方法靈活、可靠,適用于各種類型的曼徹斯特編碼譯碼應用領域。目前,本設計方案已經成功地應用在汽車加速度傳感器模擬系統中。 |