串口
CON6(USB TO SCIA)為 DSP、 FPGA二合一調試串口,由同一個Micro USB接口引出。
評估底板通過CP2105芯片將DSP端的SCIRXDA、SCITXDA信號轉成Micro USB接口,作為DSP端系統調試串口使用。通過同一個CP2105芯片將FPGA端IO轉成Micro USB接口,作為FPGA端調試串口使用。
圖 30
圖 31
RS232 SCIB串口
CON7為DSP端RS232接口,評估底板通過SP3232EEY串口電平轉換芯片將DSP端的SCIRXDB、SCITXDB信號轉換為RS232串口,接口使用9針DB9接口。
圖 32
圖 33
RS485 SCID串口 CON8為DSP端RS485接口,評估底板通過隔離 收發器ISO3082DW,將DSP端的SCIRXDD、SCITXDD信號轉換為RS485串口,接口使用3pin 3.81mm綠色端子方式。
圖 34
圖 35
EEPROM
U8為板載EEPROM芯片,容量為2Kbit,連接至I2C總線,I2C設備地址為0x50。
圖 36
圖 37
USB接口
CON3為USB 2.0 OTG接口,直接由USB0總線(USB 2.0)引出。
圖 38
圖 39
Ethernet接口
CON11(10/100 ETH)為DSP端百兆網口。 TMS320F2837xD通過EMIF1總線連接W5300網卡(內部集成MAC和PHY), 由RJ45連接器引出百兆網口,RJ45連接器已內置隔離變壓器。
圖 40
圖 41
設計注意事項:
XTLP、XTLN引腳接入25MHz無源晶振。為便于晶振起振,XTLP、XTLN之間可增加并聯1MΩ 電阻。 推薦采用DSP端XRS + GPIO控制 電路方案連接W5300網卡RESET引腳進行復位控制。
圖 42
W5300網卡使用DSP端的EMIF1信號,包括片選信號EM1CS2n_1、寫使能信號EM1WEn/GPIO31、讀使能信號EM1OEn/GPIO37、地址總線EM1A[8:0]、16位數據總線EM1D[15:0]。W5300的中斷請求管腳連接DSP的ETH_INT/GPIO9,該GPIO配置為外部中斷輸入,通過EMIF1總線與W5300網卡進行數據通信。
圖 43
CAN接口
CON9為DSP端CANA接口,CON10為DSP端CANB接口,分別由DSP的CANA、CANB總線引出,采用3pin 3.81mm綠色端子方式。
圖 44
圖 45
AD/DA接口
J1為AD/DA接口,2x 15pin規格,間距2.54mm。
圖 46
圖 47
設計注意事項:
ADC支持12路差分(16bit,1.1MSPS)或24路單端輸入(12bit,3.5MSPS), 電壓輸入范圍為0 ~ 3.3V。
備注:ADC的輸入范圍取決與VREFLO和VREFHI的值,VREFLO在核心板內部已接地,VREFHI接3V參考電壓。
圖 48
DAC支持3路12bit DAC輸出,電壓輸出范圍為0.3V ~ 3V。
備注:DAC電壓輸出范圍為0.3V ~ (VDDA – 0.3V),VDDA在核心板內部已接3.3V電源。
圖 49
使用AD輸入功能時,建議參考評估底板設計,保留R-C濾波電路。
拓展IO信號接口
J2通過排針引出DSP端的e PWM/GPIO等拓展信號,2x 15pin規格,間距2.54mm。
圖 50
圖 51
J3通過排針引出DSP端的eQEP/McBSP/GPIO等拓展信號,2x 10pin規格,間距2.54mm。
圖 52
圖53 CON12、CON13為歐式公座連接器,48pin規格,引出FPGA端的IO拓展信號。
圖 54
圖 55
圖 56
CON14為IDC3簡易牛角座,2x 25pin規格,引出FPGA端的IO拓展信號。
圖 57
圖 58
設計注意事項:
如需使用擴展接口中DSP端的EMIF1引腳接外部器件,建議在EMIF1及外部器件之間串接緩沖器電路,并通過EMIF1的片選信號或其他IO控制緩沖器使能,避免外部器件影響核心板內與EMIF1連接的SRAM、FPGA的讀寫功能。
|