作者:ADI產(chǎn)品應(yīng)用工程師Padraic O'Reilly 摘要 本文將介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿足測(cè)量和監(jiān)控應(yīng)用的要求。文中分析了模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序,并給出了分析控制評(píng)估(ACE)時(shí)序工具的示例,這些工具旨在幫助系統(tǒng)設(shè)計(jì)人員和軟件工程師可視化對(duì)測(cè)量時(shí)序的影響或設(shè)置。上篇概述了兩種主要類型的ADC,主要關(guān)注Σ-Δ架構(gòu)。下篇將介紹與SAR ADC架構(gòu)相關(guān)的考慮因素。 引言 “時(shí)間至關(guān)重要”的俗語(yǔ)可以應(yīng)用于任何領(lǐng)域,但當(dāng)應(yīng)用于現(xiàn)實(shí)世界信號(hào)的采樣時(shí),卻是工程學(xué)科的支柱。當(dāng)嘗試降低功耗、實(shí)現(xiàn)時(shí)序目標(biāo)并滿足性能要求時(shí),必須考慮測(cè)量信號(hào)鏈選擇何種ADC架構(gòu)類型:Σ-Δ還是逐次逼近寄存器(SAR)。一旦選擇了特定架構(gòu),系統(tǒng)設(shè)計(jì)人員便可創(chuàng)建所需的電路以獲得必要的系統(tǒng)性能。此時(shí),設(shè)計(jì)人員需要考慮其低功耗精密信號(hào)鏈的最重要時(shí)序因素。 下載全文: ![]() |