国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

七種判奇電路實現方法的分析比較

發布時間:2011-11-10 11:18    發布者:1640190015
 摘要: 以三輸入判奇電路設計為例,通過對其輸出函數表達式的形式變換,分別采用多種門電路及譯碼器、數據選擇器等74 系列器件進行電路設計,給出了7 種電路實現形式,并分析了各種電路實現的優缺點。此例說明了組合邏輯電路設計的靈活性及電路實現的多樣性,所采用的設計方法對其他組合邏輯電路設計具有一定的啟發與指導意義。
  目前數字電子技術基礎課程的實驗內容包括驗證性實驗、綜合性實驗、設計性實驗三部分,每一部分實驗內容安排的側重點不同。比如設計性實驗的關鍵是設計,要求學生依據設計要求,設計合理的實驗電路,并選擇器件、安裝調試完成實驗內容。從教學實踐來看,多數學生能夠順利完成實驗要求,但解決問題的思路單一,設計過程靈活性差,不注意創新思維能力的鍛煉。這就要求教師在合理安排實驗內容的同時,不斷通過各種途徑,引導學生拓寬知識面,創新思維方式,對待同一問題,積極探索多種解決問題的路徑。組合邏輯電路的設計多種多樣,筆者選擇一種奇偶校驗電路實現進行詳細闡述。
  奇偶校驗電路在組合邏輯電路的分析與設計中具有一定的典型性和實用性,熟悉判奇電路的邏輯功能及電路實現,有助于加深對組合邏輯電路的理解與掌握。以判奇電路實現為例,分別討論了用門電路、譯碼器、數據選擇器的多種實現方案, 用實例說明了組合邏輯電路設計的靈活性與多樣性。

  1 三輸入變量判奇電路的真值表及表達式

  對于三輸入變量的判奇問題, 設其輸入變量分別用A、B、C 表示,輸出函數用F 表示。當輸入變量的取值組合中有奇數個1 時,輸出函數值為1;當輸入變量的取值組合中1 的個數為偶數時,輸出函數值為0,依據這種邏輯關系可列寫出三輸入變量判奇電路的真值表如表1 所示。

  表1 三輸入判奇電路的真值表
  

  由真值表1 可見,有4 組輸入變量取值組合使輸出函數值為1,即分別為 。所以,三輸入變量判奇邏輯問題的輸出函數表達式為:

  

  2 采用門電路實現三輸入變量判奇電路

  門電路實現三輸入變量判奇電路的方法有很多, 文中列舉如下。
  方法一:與或表達式(1)可用反相器、與門、或門直接實現,作其電路圖如圖1 所示。

  
  圖1 采用反相器、與門、或門實現。

  用反相器、與門、或門實現三輸入判奇電路,其特點是表達式基本沒有變化,實現途徑簡單明了,缺點是連線較多,電路復雜。
 方法二:與或表達式(1)也可用反相器、與或門實現,電路圖如圖2 所示。

  
  圖2 采用反相器、與或門實現

  由上述兩種不同門電路設計方法實現三輸入變量判奇電路可以得出,方法一和方法二雖然實現邏輯簡單,但是都連線太多,浪費資源。
  同一邏輯問題的邏輯函數表達式是不具備唯一性的。對三變量輸入判奇邏輯問題的輸出函數表達式(1)進行變換如下所示:

  

  方法三:根據上述表達式(2)得出,三輸入變量判奇電路也可采用異或門實現,其電路如圖3 所示。

  
  圖3 采用異或門實現

  由圖3 所示電路可見,對于三輸入變量判奇的邏輯問題,當采用異或門實現時,相比于方法一和方法二,電路中的連線較少,電路簡單明了,實現簡單。
  對于異或邏輯表達式也可以稍作變換得出:

  

  即一個異或門可用4 個2 輸入與非門實現, 所以三輸入判奇電路又可用8 個2 輸入與非門實現,電路如圖4 所示。

  
  圖4 采用2 輸入與非門實現

  3 采用74138 譯碼器實現三輸入變量判奇電路

  譯碼器的電路結構表明,在適當的連接條件下,譯碼器實際上是一個最小項發生器。依據邏輯代數的基本原理,任何一個邏輯函數表達式都可以變換為最小項表達式。因此,譯碼器與適當的門電路結合,可以實現給定的邏輯函數。對于三輸入變量的判奇問題, 利用74138 譯碼器并配備適當的門電路亦可實現。由74138 譯碼器的功能表可知:

  

  在(4)式中,當G1=1,G2A=G2B=0 時,有Yi=m軓i.如果把給定邏輯函數的輸入變量連與74138 譯碼器的A2A1A0輸入端相連接,比如取A2A1A0=ABC,則邏輯函數表達式(1)可變換為:

  

  (5)式表明,三輸入變量判奇電路可以利用74138 譯碼器和四輸入與非門實現,其電路如圖5 所示。

  
  圖5 三輸入判奇電路的譯碼器和與非門實現
 4 采用數據選擇器實現三輸入變量判奇電路

  數據選擇器的輸出與輸入關系的一般表達式為:

  

  (式)6 中EN 是輸入使能控制信號,mi是地址輸入變量構成的最小項,Di表示數據輸入。當使能輸入信號有效時,如果把數據輸入作為控制信號,則當Di= 1 時,其對應的最小項mi在表達式中出現,當Di= 0 時,其對應的最小項mi在表達式中就不出現。所以,數據選擇器的輸出表達式事實上是受數據輸入端控制的最小項之和表達式。考慮到任何一個邏輯函數表達式都可以變換為最小項表達式,因此,只要邏輯函數的輸入變量接到數據選擇器的地址選擇輸入端,就可以實現組合邏輯函數。利用數據選擇器這一特點,亦可實現三輸入變量的判奇電路。
  如果選用八選一數據選擇器實現三輸入變量的判奇電路,此時,函數的輸入變量個數與數據選擇器的地址變量個數相同。如果令A2A1A0 =ABC,使能輸入端接地,則(6)式變為:

  

  比較(1)與(7)式,可見只要D0=D3=D5=D6=0,D1=D2=D4=D7=1,則有Y=F.由此可作電路圖如圖6(a)所示。也可以采用四選一數據選擇器實現,其電路之一如圖6(b)所示。

  
  圖6 采用數據選擇器實現
  5 采用反函數取非的方式設計判奇電路

  在上述的判奇電路設計中, 是按照輸出函數的原函數進行分析。邏輯代數的基本定理表明:F=F ,由此可得出組合邏輯電路設計的另一途徑,即先求出F軈 再反相。這樣做看起來是麻煩一點,但對于某些應用場合,設計過程并不增加麻煩,反而提供了解決問題的一種途徑。對于三輸入變量的判奇電路,在真值表1 中對0 寫出F 的反函數有:

  

  對式(8)兩邊取反有:

  

  對于(9)式,可采用反相器、與或非門實現,其電路如圖7所示。(9)式同樣可采用74138 譯碼器或者數據選擇器實現。

  
  圖7 采用反相器及與或非門實現

  6 結束語

  設計性實驗的關鍵在于設計過程, 正確的設計以熟悉基本知識為前提。對于具體的應用問題,由于組合邏輯電路元器件的多樣性,為實現途徑提供了多種可能的選擇,文中以三輸入變量的判奇邏輯問題為例, 分析討論了多種電路實現的途徑,給出了7 種電路實現方案,用實例說明了邏輯電路設計的靈活性與多樣性。
  三輸入變量判奇邏輯電路的設計僅僅是個例, 通過其設計途徑的討論在其他邏輯電路設計中舉一反三是目的。利用文中提出的設計思路,同樣可以設計全加器、全減器等其它組合邏輯電路,開闊組合邏輯電路設計的視野,培養創新思維能力,指導數字邏輯電路的設計與實驗。
來源:電子工程網
本文地址:http://m.qingdxww.cn/thread-79078-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
koxiaolong 發表于 2011-11-27 23:27:43
不錯
dqhtju 發表于 2011-12-13 12:51:28
基礎知識需要,融會貫通,靈活應用
wbsh 發表于 2011-12-23 05:52:28
謝謝
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 在线步兵区| 色网www| 日本强不卡在线观看| 天天弄天天干| 亚洲欧美日韩高清在线看| 国产精品涩涩涩视频网站| 亚洲精品免播放器在线观看| 午夜日韩在线| 小小的日本在线观看中文| 亚洲愉拍一区二区精品| 黄片a级毛片| 中文字幕国产在线观看| 七七久久综合| 涩涩色视频在线播放| 9988电影网| 日日干夜夜爱| 欧洲美女高清一级毛片| 天天躁日日躁狠狠躁视频下载播二 | 麻豆官网入口| 亚洲国产精品久久久久| 视频麻豆| 亚洲小视频在线播放| 精品视频网站| 日韩欧美中文字幕一区| 日韩欧美视频二区| 香蕉精品视频在线观看入口| 国产精品999| 曰曰夜夜在线影院视| 屁屁影院在线播放| 四虎在线免费播放| 调教女M屁股撅虐调教| 亚洲第一国产| 四虎永久在线精品视频播放| 在线资源站| YELLOW高清视频免费观看| 午夜影院费试看黄| 性欧美高清久久久久久久| 在线观看男女爱视频网站| 97夜夜澡人人爽人人模人人喊| 色噜噜视频影院| 香港三级日本三级三级韩级2|