5G時(shí)代到來,智能手機(jī)升級、物聯(lián)網(wǎng)興起。在日常生活方面,我們享受一秒下載一部電影的快速生活,與朋友一起暢玩高清3D游戲。在產(chǎn)業(yè)發(fā)展方面,高速發(fā)展的通訊行業(yè)給自動(dòng)駕駛、工控醫(yī)療、智慧家居等垂直行業(yè)帶來多樣化業(yè)務(wù)需求,實(shí)現(xiàn)真正的“萬物互聯(lián)”。5G雖然只比4G多一G,但這一G給通信PCB行業(yè)帶來了巨大的挑戰(zhàn)和難題。 難題一:高速生活帶動(dòng)高速PCB量價(jià)齊升 高速網(wǎng)絡(luò)給我們生活帶了極大的便利,這離不開連續(xù)廣域覆蓋、熱點(diǎn)高容量、低功耗大連接、低延遲高可靠性的通訊設(shè)施支持。也帶動(dòng)了高速、高頻、高密度、大容量PCB元器件的市場需求快速增長。一方面是“量”的增長,另一方面是技術(shù)難度加大導(dǎo)致成本增高,這使得高速PCB行業(yè)難上加難。 難題二:高速PCB致使SI問題凸顯 信號(hào)完整性(SI)問題與反射、串?dāng)_、輻射等因素有關(guān)。隨著PCB電路越來越高速,信號(hào)傳輸過程中,電路間的信號(hào)干擾就越多,就會(huì)出現(xiàn)信號(hào)衰退或損耗的現(xiàn)象。因此如何解決SI問題成為高速PCB設(shè)計(jì)的關(guān)鍵技術(shù)。 難題三:SI優(yōu)化工具復(fù)雜且難用 傳統(tǒng)的SI優(yōu)化過程中,工程師為了獲得最優(yōu)的設(shè)計(jì)變量,通常需要大量的參數(shù)掃瓊,或借助的難用的MDO工具進(jìn)行優(yōu)化分析。復(fù)雜的流程經(jīng)常導(dǎo)致設(shè)計(jì)周期延誤。時(shí)間緊、任務(wù)重,設(shè)計(jì)開發(fā)周期延誤成本損失巨大,工程師急需高效率的SI工具脫離苦海。 圖1:傳統(tǒng)的SI優(yōu)化方法 全自動(dòng)流程 HyperLynx DSE快速優(yōu)化 高速的PCB需要更快的SI仿真設(shè)計(jì)優(yōu)化速度,西門子EDA 推出了全自動(dòng)的HyperLynx -Design Space Exloration (DSE)優(yōu)化流程,利用 HEEDS 領(lǐng)先行業(yè)的優(yōu)化算法,讓工程師不再需要進(jìn)行大量、長時(shí)間的變量掃掠,不再需要借助難用的MDO工具手動(dòng)配置策略進(jìn)行優(yōu)化迭代。 借助DSE模塊的算法,只需要簡單的操作,通過最少的次數(shù)就可以獲得最優(yōu)解。例如傳統(tǒng)的方法需要2500次仿真得出最大信噪比數(shù)值,而HyperLynx DSE只需50次就可以得到相同的最優(yōu)解。在保證精確度的同時(shí),極大得節(jié)約了工程師的時(shí)間成本。 圖2: HyperLynx DSE自動(dòng)化優(yōu)化流程 獨(dú)家算法 HyperLynx DSE自適應(yīng)解決多樣問題 HyperLynx DSE使用的HEEDS 領(lǐng)先行業(yè)的 SHERPA 混合優(yōu)化算法是西門子EDA的獨(dú)家算法,可以不同的SI自適應(yīng)調(diào)整算法策略,綜合發(fā)揮所有優(yōu)化算法的優(yōu)勢,高效解決復(fù)雜多樣的SI優(yōu)化問題。有了HyperLynx DSE的優(yōu)化算法,每個(gè)一線工程師都可以像專家一樣精準(zhǔn)解決設(shè)計(jì)優(yōu)化難題。 圖3: HEEDS 的 SHERPA 混合優(yōu)化算法的優(yōu)勢 想了解HyperLynx DSE如何進(jìn)行自動(dòng)化優(yōu)化,掃描下方二維碼報(bào)名線上研討會(huì)。研討會(huì)上,西門子EDA的應(yīng)用工程師閔瀟文將通過兩個(gè)案例為大家介紹HyperLynx DSE 的工作流程。DSE新模塊與HyperLynx一樣的操作簡便,聽完研討會(huì),你就可以快速上手HyperLynx DSE! 會(huì)議時(shí)間:2月23日 20:00~21:00,馬上掃碼報(bào)名吧! 本次線上研討會(huì)后填寫問卷有機(jī)會(huì)獲得小禮品哦 |