傳統(tǒng)的PCB設(shè)計(jì)流程是原理圖設(shè)計(jì)完成后進(jìn)行PCB布局布線,PCB布局布線完成后進(jìn)行各種規(guī)則審查,有時(shí)需要進(jìn)行仿真驗(yàn)證,最后再進(jìn)行生產(chǎn)制造,規(guī)則審查通常是人工的,耗時(shí)費(fèi)力,還容易遺漏錯(cuò)誤。隨著產(chǎn)品設(shè)計(jì)復(fù)雜性的增加,如果在制造后端或者設(shè)計(jì)后期發(fā)現(xiàn)錯(cuò)誤而進(jìn)行返工重制,這個(gè)成本就太高,借助Siemens EDA提出的Shift-left設(shè)計(jì)流程,在PCB設(shè)計(jì)過程中的及時(shí)盡早快速的進(jìn)行EMI&EMC&高速設(shè)計(jì)的協(xié)同分析驗(yàn)證,可以提前發(fā)現(xiàn)設(shè)計(jì)問題,及時(shí)修改,從而縮短開發(fā)周期,贏得產(chǎn)品上市先機(jī)。 在設(shè)計(jì)流程中集成驗(yàn)證: 驗(yàn)證工具與PCB設(shè)計(jì)工具集成和兼容,發(fā)現(xiàn)問題及時(shí)修改: 跨平面分割檢查結(jié)果分析: 電源直流檢查結(jié)果分析: PCB layout設(shè)計(jì)協(xié)同優(yōu)化高速過孔: 1.Webinar主題:快速自動(dòng)驗(yàn)證PCB設(shè)計(jì)中的EMI/EMC及高速設(shè)計(jì) 2.Webinar時(shí)間:2022年1月18日 20:00 3.Webinar 內(nèi)容簡介: 現(xiàn)代電子產(chǎn)品越來越復(fù)雜,板級(jí)系統(tǒng)設(shè)計(jì)面臨著諸多的挑戰(zhàn),如不斷增加的信號(hào)速率、復(fù)雜的電源分配、眾多的協(xié)議及合規(guī)標(biāo)準(zhǔn)、機(jī)電/電熱一體化,不斷縮短的開發(fā)周期等,傳統(tǒng)的PCB設(shè)計(jì)及評審流程已經(jīng)不能滿足當(dāng)前的需求。借助Siemens EDA提出的Shift-left設(shè)計(jì)流程,在PCB設(shè)計(jì)過程中的及時(shí)盡早快速的進(jìn)行EMI&EMC&高速設(shè)計(jì)的協(xié)同分析驗(yàn)證,可以提前發(fā)現(xiàn)設(shè)計(jì)問題,及時(shí)修改,從而縮短開發(fā)周期,贏得產(chǎn)品上市先機(jī)。 4.學(xué)習(xí)/內(nèi)容亮點(diǎn): 1) 電子板級(jí)系統(tǒng)設(shè)計(jì)面臨的挑戰(zhàn) 2) Siemens EDA應(yīng)對策略 - Shift-left設(shè)計(jì)協(xié)同分析流程簡介 3) 應(yīng)用Xpedition layout+Hyperlynx 進(jìn)行EMI/EMC設(shè)計(jì)協(xié)同分析流程簡介 4) 應(yīng)用Xpedition layout+Hyperlynx 進(jìn)行高速設(shè)計(jì)協(xié)同分析流程簡介 5) Shift-left設(shè)計(jì)協(xié)同分析流程收益總結(jié) 5.職業(yè)涵蓋范圍 PCB設(shè)計(jì)工程師 電子工程師 高速設(shè)計(jì)工程師 SI/PI工程師 EMC工程師 設(shè)計(jì)工程經(jīng)理 項(xiàng)目經(jīng)理 對EMI&EMC&高速設(shè)計(jì)協(xié)同分析感興趣的任何人 6.產(chǎn)品涵蓋范圍 1. Xpedition Layout 2. HyperLynx DRC 3. HyperLynx SI/PI 4. HyperLynx Advanced Solvers 7.講師介紹 Colin Zhou ,周紅森是西門子業(yè)務(wù)部門Siemens EDA 電子板級(jí)系統(tǒng)分部的應(yīng)用工程師。Colin有多年電子板級(jí)系統(tǒng)設(shè)計(jì)的經(jīng)驗(yàn)。加入Siemens EDA 之前曾在Lumentum擔(dān)任資深硬件工程師,負(fù)責(zé)板級(jí)系統(tǒng)設(shè)計(jì),包括電路設(shè)計(jì)、信號(hào)仿真分析、高速PCB設(shè)計(jì)等工作。 報(bào)名方式:微信掃描下方二維碼立即報(bào)名 |