IIC 總線協議中已經明確指出總線上的從器件要使用開漏模式接入,總線上要外加上拉電阻。上拉電阻建議選用10K大小。 2. 芯片RST引腳懸空是否可以? RST引腳的作用是當芯片異常時實現硬件復位,重新初始化軟硬件。建議使用時利用 MCU的一個GPIO對RST引腳進行控制。這樣會更加穩妥。但如果資源緊張,也可選擇懸空處理或者設計一個上電復位 電路。 3. IIC讀寫地址是否可以修改? 目前的加密芯片已經支持修改IIC地址,修改完成后進行復位或者重新上電操作后生效。 4. 進行讀操作時,加密芯片返回NACK應該如何處理? 加密芯片自身帶有運算功能,根據內部算法復雜度的不同,運算時間也會有差異。當主機發出讀地址進行尋址操作時,若加密芯片沒有完成運算,會給出NACK響應。因此,若用戶發現讀操作尋址返回NACK時,極大可能是因為加密芯片還未完成運算。正確的處理流程如下所示: 步驟1.發送讀地址收到NACK
步驟2.延時Xms
步驟3.重新尋址,如果收到ACK,繼續讀回數據;如果收到NACK,跳至第2步。 步驟4.建議用戶根據自身算法復雜度設置超時時間。 5. 讀取數據時是否可以按照偏移量分步讀取? 現有的加密芯片暫不支持該功能。
|