本文檔介紹在電源分配網(wǎng)絡(PDN) 設計中采用現(xiàn)代開關(guān)穩(wěn)壓器的優(yōu)勢,利用這些優(yōu)勢獲得最佳FPGA 收發(fā)器性能。本白皮書為怎樣在低噪聲應用中選擇穩(wěn)壓器提供指南,還包括一個測試案例,展示不同類型穩(wěn)壓器和電源線配置的收發(fā)器性能。 引言 面向收發(fā)器(SERDES) FPGA 的PDN 設計對電源有嚴格的要求,需要干凈的電壓源。雖然低功耗應用中通常采用低泄漏(LDO) 線性穩(wěn)壓器,但這一方法必須仔細的隔離電壓源。電路板設計人員在這些應用中必須全面考慮電壓源隔離和電壓源共享問題。隔離度較高時,會增加穩(wěn)壓器的數(shù)量,而太多的共享則會影響性能。如果PDN 穩(wěn)壓不夠,那么,收發(fā)器的性能會受到很大影響。因此,正確的選擇穩(wěn)壓器和電源配置對于實現(xiàn)最佳收發(fā)器性能非常重要。 在很多PDN 設計中,創(chuàng)新的開關(guān)穩(wěn)壓器相對于線性穩(wěn)壓器有很大的優(yōu)勢。而且,F(xiàn)PGA收發(fā)器技術(shù)不斷發(fā)展,在FPGA 中實現(xiàn)穩(wěn)壓器,從而不再需要使用外部穩(wěn)壓器。本文檔在以下方面為穩(wěn)壓器選擇和實現(xiàn)提供指南: ■ 線性穩(wěn)壓器和開關(guān)穩(wěn)壓器比較 ■ FPGA 電源隔離指南 ■ 推薦的單片封裝解決方案 ■ PDN 性能實例 下載全文: |