如圖所示為PGA103電源和信號的基本連接電路,Vo=GVIN。信號VIN由④腳輸入,經過放大后從⑦腳輸出。輸入和輸出都以地(③腳)為參考,③腳的接地電阻必須是低阻,以確保良好的增益精確度。例如,在增益G=100時,若串聯接地電阻為0.1Ω,將造成增益精確度下降0.2%。數字輸入端可以直接接CMOS或TTL器件,數字輸入端A0、A1的不同編碼組合可以選擇增益1、10、100。當A0=A1=1時為無效輸入,此時雖不會損壞器件,但是輸出為不確定狀態。當編碼組合正確時,輸出端立即恢復有效編碼選擇。 邏輯“0”指電壓為-5.6~0.8V,邏輯“1”為1.2V~V 。數字輸入端沒有鎖存,所以當數字邏輯輸入發生變化時,輸出端立即選擇相應的增益。邏輯轉換時間約為0.5μs,這個響應增益變化的時間等于轉換時間加上選擇增益后放大器輸出電壓的建立時間。在許多應用場合,通過在PGA103輸入端外加鎖存器來鎖存增益控制信號,隔離敏感的模擬電路與高速數據總線,以滿足模擬電路與快速數據總線連接的需求。 |