高度集成的解調(diào)和解碼模擬電路 采用少量外部器件,樣151 1247 6010 莫生 ![]() 成度讀寫(xiě)卡芯片,它集成了在 13.56MHz 下所有類(lèi)型的被動(dòng) 非接觸式通信方式和協(xié)議,支持 ISO14443A 的多層應(yīng)用。 支持 ISO/IEC 14443 A 106kBd,212kBd,424kBd,848kBd 傳輸速率的通信 讀寫(xiě)距離可達(dá) 50mm,這取決于天線設(shè)計(jì) 支持 M1 的讀寫(xiě)加密 支持主機(jī)最高 10Mbit/s 的 SPI 接口 64 字節(jié)的發(fā)送和接收 FIFO 緩沖區(qū) 靈活的中斷模式 低功耗的硬件復(fù)位 具有軟件掉電模式 可編程定時(shí)器 內(nèi)部振蕩器,連接 27.12MHz 的晶體 2.5V-3.3V 的電源電壓 CRC 協(xié)處理器和奇偶校驗(yàn) 可編程的 I/O 管腳 內(nèi)部自檢 ![]() ![]() ![]() |