為了向攝像機生產商提供高質量的HDR攝像機參考設計,幫助其快速開始基于FPGA的高清攝像機設計開發,萊迪思半導體(Lattice)日前發布了其最新的HDR-60攝像機開發套件。這是一款基于LatticeECP3 FPGA系列可量產的高清攝像機開發系統,預載入了萊迪思合作伙伴Helion GmbH帶有即插即用的評估版圖像信號處理(ISP)流水線的IP核。該IP核可實現每秒60幀的1080p,并帶有2D降噪和高動態范圍(HDR)。 Lattice負責市場業務的副總裁Douglas Hunter表示,HDR-60套件的價值就在于“實現了最低系統材料成本的同時,還滿足了原有的系統基礎結構并保障了客戶的投資”。據悉,該開發套件采用LatticeECP3-70 FPGA進行設計;而ISP IP流水線僅需要一個33K LUT LatticeECP3-35器件即可實現整個1080p60的HDR攝像機設計。 攝像機開發套件為何使用FPGA Hunter對此解釋說,目前的攝像機制造商更傾向于具備高像素密度和高動態范圍的產品,而這就意味著“更多的數據+更多的處理”,傳統采用DSP/ASIC/ASSP的視頻攝像機此時則顯得“心有余,而力不足”。來自ISC West 2010的調查數據顯示,超過70%的廠商表示要將產品轉移到兆像素傳感器和HDR,而FPGA產品固有的并行性和可編程性,恰好能夠為廠商提供各種性能,以滿足市場的需要。 圖:HDR-60開發套件。 Lattice高級產品營銷經理Niladri Roy認為,開發套件為攝像機制造商提供了幾大獨特的優勢,包括完全集成的HDR圖像信號處理流水線,從傳感器到HDMI/DVI顯示器。使用一個Aptina 720p HDR傳感器和一個計劃于2011第二季度推出的1080p HDR傳感器,該開發套件還提供了業界最快的自動曝光、高于120dB的系統動態范圍、高效的自動白平衡算法和2D降噪(在FPGA中所有都使用流模式而無需外部幀緩沖器),實現了超低延遲并進一步降低了系統成本。板上DDR2存儲器還可以實現多種應用,諸如3D降噪、來自多個傳感器的圖像拼接、圖像旋轉和圖像扭曲恢復。除了2個USB端口外,HDR-60還配有一個RJ45以太網端口、BroADCom Broadreach PHY和內置的BNC連接器,通過RG6同軸電纜以100Mbps實現最遠可達700m的以太網傳輸,使客戶能在其設計中集成壓縮編碼器。開發套件還支持使用標準低成本的USB電纜方便地進行編程。同時,套件預載入的參考設計中包含的IP具有參數設置功能,支持最高可達16兆像素。除了板上的HDR ISP流水線參考設計,開發套件還擁有全面的ISP庫支持。ISP IP可根據客戶需求,使用單獨或和LatticeECP3 FPGA系列器件綁定的許可證。 HDR-60開發套件售價為399美元,包括HDR-60攝像機主板、Nanovesta傳感器板、1xHDMI電纜、1xHDMI-DVI適配器、2x標準USB編程電纜、通用電源和快速入門指南,開箱即可使用。外形大小符合市售攝像機外殼尺寸并能夠同時支持兩個傳感器,可實現快速評估和高清HDR攝像機樣機的設計,適用于安防、交通控制、視頻會議和汽車應用。所有購買的客戶可免費獲得原理圖和布線文件,有助于進一步加快產品上市時間。 |