1 開發板簡介 TMS320C665x主頻為1.0/1.25GHz,單核運算能力高達40GMACS和20GFLOPS,FPGA XC7A100T邏輯單元101K個,DSP Slice 240個; TMS320C665x與FPGA內部通過uPP、EMIF16、SRIO連接; 雙SFP接口,傳輸速率可高達5Gbit/s,可接SFP光口模塊或SFP電口模塊; 支持千兆網口等高速接口,可接工業網絡攝像機; PCI Express 2.0高速數據傳輸接口,雙通道,每通道通信速率可高達5GBaud; Serial Rapid I/O高速數據傳輸接口,雙通道,每通道通信速率可高達5GBaud; 可通過DSP配置及燒寫FPGA程序,DSP和FPGA可以獨立開發且互不干擾; 支持uPP、EMIF16,同時支持I2C、SPI、UART、McBSP等常見接口; 連接穩定可靠,開發板采用工業級精密B2B高速連接器,關鍵大數據接口使用高速連接器,保證信號完整性; 提供豐富的開發例程,入門簡單,支持裸機和SYS/BIOS操作系統。 ![]() 圖 1 開發板正面圖 ![]() 圖 2 開發板斜視圖 ![]() 圖 3 開發板側視圖1 ![]() 圖 4 開發板側視圖2 ![]() 圖 5 開發板側視圖3 ![]() 圖 6 開發板側視圖4 廣州創龍結合TI KeyStone系列多核架構TMS320C665x及Xilinx Artix-7系列FPGA設計的TL665xF-EasyEVM開發板是一款DSP+FPGA高速大數據采集處理平臺,其底板采用沉金無鉛工藝的6層板設計,適用于高端圖像處理、軟件無線電、雷達聲納、高端數控系統、機器視覺等高速數據處理領域。核心板在內部通過uPP、EMIF16、SRIO通信接口將DSP與FPGA結合在一起,組成DSP+FPGA架構,實現了需求獨特、靈活、功能強大的DSP+FPGA高速數據采集處理系統。 TL665xF-EasyEVM開發板引出DSP及FPGA全部資源信號引腳,二次開發極其容易,客戶只需要專注上層運用,降低了開發難度和時間成本,讓產品快速上市,及時搶占市場先機。創龍不僅提供豐富的Demo程序,還提供DSP核間通信、DSP與FPGA間通訊開發教程以及全面的技術支持,協助客戶進行底板設計和調試以及多核軟件開發。 2 典型運用領域高端圖像處理 軟件無線電 雷達聲納 高端數控系統 機器視覺 3 軟硬件參數硬件框圖 ![]() 圖 7 開發板硬件框圖 ![]() 圖 8 開發板硬件資源圖解1 ![]() 圖 9 開發板硬件資源圖解2 硬件參數 表 1 DSP端硬件參數
表 2 FPGA端硬件參數
軟件參數 表 3 軟件參數
(1) 提供核心板引腳定義、可編輯底板原理圖、可編輯底板PCB、芯片Datasheet,縮短硬件設計周期; (2) 提供豐富的Demo程序,包含DSP多核通信教程,完美解決多核開發瓶頸; (3) 提供DSP與FPGA通過SRIO、EMIF16、I2C、uPP等相關通訊例程; (4) 提供完整的平臺開發包、入門教程,節省軟件整理時間,上手容易。 部分開發例程詳見附錄A,開發例程主要包括: Ø 裸機開發例程 Ø SYS/BIOS開發例程 Ø 多核開發例程 Ø FPGA開發例程 5 電氣特性核心板工作環境 表 4
功耗測試 表 5
備注:功耗測試基于廣州創龍TL6657F-EasyEVM開發板進行。 表 6
![]() 圖 10 核心板機械尺寸圖 ![]() 圖 11 開發板機械尺寸圖 表 7 核心板型號
備注:標配為SOM-TL6655F-1000/100T-1GN-4/4GD-I,其他型號請與相關銷售人員聯系。 |
圖片12.png (39.63 KB)
微信圖片_20170413215637.png (2.49 MB)
微信圖片_20170413220924.jpg (1.07 MB)
微信圖片_20170413220935.jpg (753.94 KB)