|
主要問題如題,但是更加詳細的是這樣的:
1、首先我是有一個CPLD—50MHZ,想產生一個3MHZ的分頻,當然是精確的,不然就會和其他時鐘產生偏移,如何產生?
2、我看網上說PLL可以實現,如何實現呢?我用quartus的wizard時出現了這樣: can not implement the requested PLL
cause: requested mult/div factors cannot achievable
3、當我改變PLL 中間inclk0的信號為10MHZ的時候他就會出現 cause : VCO or PFD 溢出的情況,當然換了一個信號的FPGA就好了。
所以在這里向請問一下,只用CPLD 可以實現否? 如果可以請詳細介紹(本人比較愚鈍) |
|