快速原型設計初啟及與Palladium Z1企業級硬件加速器的一致性,幫助用戶提前啟動軟件開發 楷登電子(美國 Cadence 公司)今日宣布,憑借Cadence Protium S1 FPGA原型驗證平臺,晶晨半導體(Amlogic)成功縮短其多媒體系統級芯片(SoC)設計的上市時間。基于Protium S1平臺,晶晨加速實現了軟/硬件(HW/SW)集成流程,上市時間較傳統軟硬件集成工藝縮短 2 個月。如需了解Protium S1 FPGA原型設計平臺的詳細內容,請訪問www.cadence.com/go/protium-s1。 晶晨是Protium S1平臺測試的早期參與者之一,期間受益于平臺獨有的設計實現和原型驗證加速能力,可以比以往更早啟動SoC設計的軟件開發。同時,平臺助設計師加快Linux和安卓操作系統的啟動速度,并在一天內完成安兔兔評測(AnTuTu benchmark)。 “使用Protium S1平臺,我們可以同時執行多個設計實例,提高生產力”,晶晨半導體軟件工程總監Jerry Cao表示。“此外,該平臺與Cadence Palladium Z1企業級硬件仿真加速器共享同一個通用編譯流程,我們可以充分利用現有Cadence驗證環境,保持平臺間的功能一致性,進一步提高效率。” Protium S1 FPGA原型驗證平臺是助用戶實現早期軟件開發的下一代平臺,初始啟動(bring-up)時間較傳統FPGA原型設計平均縮短80%。Protium S1平臺是Cadence驗證套件的全新產品,全面符合Cadence的“系統設計實現”創新戰略。該戰略旨在協助系統和半導體企業以更高的效率打造具有競爭力的終端產品。 |