存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù) ... FPGA助力高端存儲(chǔ)器接口設(shè)計(jì) " />

国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

發(fā)布時(shí)間:2010-10-9 21:14    發(fā)布者:conniede
關(guān)鍵詞: ASIC , ASSP , FPGA , 存儲(chǔ)器
高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲(chǔ)器">存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲(chǔ)器">存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來了必須解決的新挑戰(zhàn)。

關(guān)鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心對(duì)準(zhǔn)。

基于FPGA、ASIC和ASSP控制器的設(shè)計(jì)所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時(shí)鐘和用于捕捉數(shù)據(jù)的時(shí)鐘間具有固定的相移或延時(shí)。該方法的一個(gè)明顯缺點(diǎn)是延時(shí)是固定的單一值,且在整個(gè)設(shè)計(jì)周期是預(yù)先設(shè)定好的。但在實(shí)際系統(tǒng)中,由到不同存儲(chǔ)器">存儲(chǔ)器器件的不同布線、FPGA間的變異以及工藝、電壓和溫度等系統(tǒng)條件所引發(fā)的難以預(yù)測的變化很容易帶來偏差,因此,預(yù)先設(shè)定的相移是不準(zhǔn)確的。

現(xiàn)在,領(lǐng)先FPGA供應(yīng)商提供的新的硅特性、以及硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)已克服了這些挑戰(zhàn)。此外,工程師還必須遵循一些基本規(guī)則以縮短設(shè)計(jì)周期。

1 應(yīng)該

利用最新的FPGA硅特性來構(gòu)建接口。這樣做將減少FPGA邏輯資源使用,優(yōu)化功耗并提高時(shí)序余裕。分辨率75 ps的可調(diào)輸入延時(shí)時(shí)拍等I/O硅特性可支持精準(zhǔn)的時(shí)鐘到數(shù)據(jù)對(duì)中。

采用動(dòng)態(tài)校準(zhǔn)機(jī)制來調(diào)整時(shí)鐘和選通脈沖的關(guān)系并將FPGA時(shí)鐘對(duì)準(zhǔn)讀取數(shù)據(jù)的中心。這種方案可提供運(yùn)行時(shí)調(diào)整以補(bǔ)償設(shè)計(jì)過程中無法考慮到的所有系統(tǒng)變異。

采用領(lǐng)先FPGA供應(yīng)商提供的硬件經(jīng)過驗(yàn)證的參考設(shè)計(jì)。用戶在自己的定制設(shè)計(jì)中,可把參考設(shè)計(jì)作為起點(diǎn),從而節(jié)省寶貴的時(shí)間和資源。

根據(jù)PCB和FPGA設(shè)計(jì),驗(yàn)證同時(shí)切換輸出的一致性。采用具有電源管腳均勻分布的新FPGA封裝,通過有效改善信號(hào)返回電流路徑降低SSO噪聲。該技術(shù)可支持更寬的數(shù)據(jù)總線

運(yùn)行Ibis仿真以確保信號(hào)質(zhì)量。此舉將有助于為不同信號(hào)選擇和調(diào)整終接端子。在分析中,利用實(shí)際PCB布局來運(yùn)行仿真,以綜合串?dāng)_、去耦、終止和線跡配置的影響。


圖:采用動(dòng)態(tài)校準(zhǔn)機(jī)制來調(diào)整時(shí)鐘和選通脈沖關(guān)系,并將FPGA時(shí)鐘與所讀取的數(shù)據(jù)實(shí)現(xiàn)中心對(duì)齊。

2 避免

在讀周期中,采用固定相移延時(shí)使時(shí)鐘或選通脈沖對(duì)中數(shù)據(jù)有效窗。當(dāng)數(shù)據(jù)速率很高時(shí),由于在設(shè)計(jì)期間無法考慮到的工藝、電壓和溫度等系統(tǒng)變異,這么做可能減小設(shè)計(jì)余裕。

跳過功能性和布局-布線后仿真步驟不執(zhí)行。這些步驟所花的時(shí)間往往可在硬件調(diào)試期間得到幾倍的回報(bào)。另外,當(dāng)需要最佳性能時(shí),布局后仿真是接口調(diào)試的良好工具。

任意選取管腳,選擇時(shí)僅憑借經(jīng)驗(yàn)和常識(shí)。一般來說,應(yīng)該把數(shù)據(jù)位集中在一起,并保持在一或兩個(gè)時(shí)鐘區(qū)內(nèi),這樣可以產(chǎn)生好的結(jié)果。另外,還要考慮FPGA裸片內(nèi)的接口映射,它應(yīng)靠近實(shí)現(xiàn)接口的區(qū)域,以減小內(nèi)部布線延時(shí)。 ; 假定驅(qū)動(dòng)器的阻抗為0歐姆。

總線上負(fù)載越大意味著對(duì)信號(hào)完整性約束的要求越嚴(yán)格。就深接口來說,考慮利用幾個(gè)帶寄存器的DIMM來達(dá)到期望的存儲(chǔ)器">存儲(chǔ)器深度(帶寄存器DIMM的地址網(wǎng)絡(luò)的負(fù)載僅為1,而無緩沖器的DIMM的負(fù)載是18)。

PCB布局中,在通過接口的返回路徑上出現(xiàn)中斷和障礙物。中斷將使返回電流的路徑更長,并會(huì)在系統(tǒng)中產(chǎn)生有害噪聲。 
本文地址:http://m.qingdxww.cn/thread-31197-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應(yīng)用程序
  • 使用Harmony3加速TCP/IP應(yīng)用的開發(fā)培訓(xùn)教程
  • 集成高級(jí)模擬外設(shè)的PIC18F-Q71家族介紹培訓(xùn)教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 一级片免费网站| 2020无码最新国产在线观看| 国产精品久久久久久久久免费下载 | 污丝瓜视频| 天海翼黄色三级| 91热久久免费频精品99欧美| 户外插BBBBB| 中文字幕在线久热精品| 欧美一级成人一区二区三区| 五月激情视频| 亚洲无限观看| 果冻传媒我的女老板| 一边亲着一面膜下奶韩剧免费 | 香蕉精品国产高清自在自线| 日本被强制侵犯亚洲系列播放| 午夜理理伦a级在线观看| 亚洲欧美一区二区三区不卡| 国产婷婷午夜精品无码A片| 亚洲网站视频在线观看| 热@国产| 中文字幕色综合久久| 一级淫片bbbxxx| 久久久久久天天夜夜天天| 青青青国产在线观看免费网站| 日本高清www视频在线观看| 四虎在线精品| 粗好大用力好深快点漫画| 日韩a在线看免费观看视频| 香蕉久久成人网| 午夜视频1000| 再深点灬舒服灬太大了添a| 暖暖视频在线高清播放| 热99精品| 午夜精品久久久久久中宇| 一级毛片a免费播放王色| 国产中文在线观看| 约艺术院校96年清纯白嫩| 青青草原成年网站免费观看| 丝瓜视频草莓| 高中生高潮抽搐喷出白浆视频 | 亚洲人成网址在线播放a|