国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于DDS技術的雜散分析及抑制方法

發布時間:2010-10-9 10:23    發布者:eetech
關鍵詞: DDS , 分析 , 抑制 , 雜散
頻率合成技術起源于二十世紀30年代,當時所采用的頻率合成方法是直接頻率合成。它是利用混頻、倍頻、分頻的方法由參考源頻率經過加、減、乘、除運算,直接組合出所需要的的頻率。它的優點是捷變速度快,相位噪聲低,但由于結構復雜,價格昂貴,很快被淘汰。在此之后出現了間接頻率合成。這種方法主要是將相位反饋理論和鎖相環技術運用于頻率合成領域,即所謂的PLL頻率合成技術。PLL頻率合成技術克服了直接式頻率合成的許多缺點,特別是它易于集成化,使得體積小、相位噪聲低、雜散抑制輸出頻率高,但它的頻率切換時間相對較長。隨著數字信號理論和超大規模集成電路的發展,在頻率合成領域誕生了技術性的革命,那就是直接數字頻率合成技術(direct digital synthesis,DDS)。這是一種頻率合成的新方法,頻率轉換時間短、頻率分辨率高、輸出相位連續、控制靈活方便,但其頻率上限較低且雜散較大,極大的限制了DDS的推廣和應用。隨著電子技術的發展,各類電子系統對信號源的要求越來越高,如何抑制DDS輸出信號中雜散也就成了研究熱點。本文給出了幾種抑制雜散的方法,對于運用DDS技術進行工程設計具有一定指導作用。

DDS的工作原理  

DDS工作結構如圖1所示:



圖1

DDS系統的核心是相位累加器,它由N位加法器與N位相位寄存器構成,類似一個簡單的計數器。每來一個時鐘脈沖,相位寄存器的輸出就增加一個步長的相位增量值,加法器將頻率控制數據與累加寄存器輸出的累加相位數據相加,把相加結果送至累加寄存器的數據輸端。相位累加器進人線性相位累加,累加至滿量時產生一次計數溢出,這個溢出頻率即為DDS的輸出頻率。正弦查詢表是一個可編程只讀存儲器(PROM),存儲的是以相位為地址的一個周期正弦信號的采樣編碼值,包含一個周期正弦波的數字幅度信息。將相位寄存器的輸出與相位控制字相加得到的數據作為一個地址對正弦查詢表進行尋址,查詢表把輸人的地址相位信息映射成正弦波幅度信號,驅動DAC,輸出模擬信號;低通濾波器平滑并濾除不需要的取樣分量,以便輸出頻譜純凈的正弦波信號。

任何頻率的余弦波形都可以看作是由一系列取樣點組成。設采樣時鐘頻率為fc余弦波每一周期由K個采樣點組成,則該余弦波的頻率為


設存儲器中存了K個數據,(一個周期的采樣數據),若相位累加器的步進值為M,則每周期的采樣點數為K/M,輸出頻率為


假設相位累加器為N位,且全部用作對存儲器的尋址,則


這就是DDS方程,根據取樣定理

,所以

。實際中一般


一般情況下為了提高波形相位精度N取值較大,如果直接將N全部作為波形存儲器的地址,則需要極大的存儲容量,實際中一般只取N的高位作為地址而省去低位。這樣的做法不會引起輸出頻率分辨率的降低,但會使波形幅值發生變化,這樣的誤差稱為截斷誤差,在接下來的章節里將進行詳細討論。

2 DDS雜散特性分析

DDS的數字化處理體現了頻率捷變速度快、相位連續、易于編程控制等諸多優異性能,但同時全數字化結構也帶來豐富的雜散。DDS的雜散主要來自三個方面:

●相位截斷引入的雜散

●存儲器的幅度量化誤差

●DAC轉換誤差

下面逐一給予介紹。

2.1 相位截斷引入的雜散

在DDS中,一般相位累加器的位數N大于ROM的尋址位數P,因此累加器的輸出尋址其N一P個低位就必須舍掉,這樣就不可避免地產生相位誤差,稱為相位截斷誤差,表現在輸出頻譜上就是雜散分量。因為DDS輸出信號通常是正弦信號,因此它的相位截斷具有明顯的周期性。這相當于周期性的引入一個截斷誤差,最終影響就是輸出信號帶有一定的諧波分量。相位截斷并不是每個輸出點都產生雜散。它們的大小取決于三個因素:累加器的位數N,尋址位數P,頻率控制字FCW。雜散分量分布在基頻兩邊,是DDS雜散的主要來源。

2.2 幅度量化引入的雜散

由于DDS內部波形存儲器中存儲的正弦幅度值是用二進制表示的,對于越過存儲器字長的正弦幅度值必須進行量化處理,這樣就引人了量化誤差。幅度量化主要有兩種方式,即舍入量化和截尾量化,實際中DDS多采用舍入量化方式。一般地,幅度量化引人的雜散水平低于相位截斷和DAC非理想轉換特性所引起的雜散水平。

2.3 DAC轉換引入的雜散

DAC轉換帶來的雜散主要包括DAC非線性帶來的雜散和DAC毛刺引起的雜散。由于DAC非線性的存在,使得查找表所得的幅度序列從DAC的輸入到輸出要經過一個非線性的過程,加之DDS是一個采樣系統,產生的諧波分量會以采樣頻率為周期搬移。另外,DAC的有限分辨位數,D/A轉換過程中的瞬間毛刺,時鐘泄露,轉換速率受限等,也會在數模轉換中產生了大量雜散頻率分量。

3 改善DDS雜散的方法

全數字結構給DDS帶來輸出帶寬和雜散的不足。目前,降低DDS輸出雜散的方法主要有以下幾種:

3.1 采用抖動注入技術

由前面的分析可知,相位截斷誤差給輸出信號引入了周期性的雜散,因此設法破壞雜散的周期性及其與信號的相關性,可以有效地抑制相位截斷帶來的誤差。抖動注入技術是基于打破相位截斷誤差周期性的原理工作的,采用抖動注入后的雜散抑制可達到與增加2bit相位尋址相同的效果。抖動注入采用加入滿足一定統計特性的擾動信號來打破誤差信號序列周期性,將具有較大幅度的單根雜散信號譜線的功率在較寬的頻率范圍內進行平均來改善總的信號頻譜質量。根據抖動注入的位置不同,可有頻率控制字加擾、R0M尋址加擾、幅度加擾,根據抖動注入的誤差對象不同,由相位截斷誤差加擾和幅度量化誤差加擾。C.E.Wheatly提出了一種針對相位截斷誤差的抖動注入方法,在每次累加器溢出時,產生一個隨機整數加到累加器上,使相位累加器的溢出隨機性的提前,從而打破周期性,抑制了雜散,但增加了背景噪聲。

3.2 ROM幅度表壓縮

DDS是通過查表將相位轉換為幅度值,如果能夠將幅度表進行壓縮就相當于增加了R0M數據尋址位數,DDS輸出頻譜將進一步得到改善。各國學者對此進行了研究并提出了各種壓縮算法,利用三角函數的恒等變換,將一個大的R0M分成幾個小R0M,通過邏輯控制電路實現對sin的近似。還可以利用弦信號的波形具有四分之一對稱性,R0M表中只需存儲[0,π/2]的波形,在電路中利用相位的最高位控制輸出波形的符號,次高位控制R0M表的尋址,對相位和幅度進行適當的翻轉便可得到整周期波形,R0M表壓縮比4:1。在成功壓縮了R0M表的同時也帶來了一些缺點,如邏輯控制電路復雜、實時性下降等。

3.3 PLL+DDS法

如前所述,DDS技術具有頻率分辨率高,頻率捷變速度快,變頻相位連續等優點,但帶寬和雜波抑制較差,而PLL頻率合成技術具有寬帶、高頻率、頻譜質量好,對雜散抑制較強等優點,但其頻率捷變速度較慢。所以,在一些信號捷變速度、帶寬,頻譜質量要求相對折中的電路中,結合PLL頻率合成技術與DDS技術的結合,將是一種解決DDS雜散的理想解決方案。

3.3.1 PLL+DDS頻率合成原理

將DDS技術和PLL頻率合成技術結合起來,用一個低頻的DDS源激勵一個PLL系統,用PLL環路將DDS信號倍頻到高頻信號,用濾波器濾除DDS輸出信號雜波干擾,從而使系統同時具有鎖相環技術和DDS技術的優點,使輸出的信號滿足電路的需要。系統組成如圖2所示

圖2

3.3.2 PLL+DDS頻率合成器中的雜散抑制

當DDS源驅動PLL鎖相環時,因為PLL鎖相環相當于一個高Q值的跟蹤濾波器,其帶寬一般不大于100KHz,所以DDS中的大部分雜散會被抑制的很好,從而DDS輸出信號中的雜散偏離主譜線距離大于鎖相環路帶寬的雜散不會惡化。在PLL+DDS系統中,應根據DDS的原理選擇適當的時鐘頻率和輸出信號頻率,使DDS輸出信號與邊端的雜散處于相對理想狀態,從而提高了系統的頻譜純度。

3.3.3 PLL+DDS頻率合成器的實現

PLL+DDS頻率合成器的組成如圖3所示,下面介紹所選用的主要器件:

1. DDS部分

選用AD公司的AD9852高度集成化芯片,它采用了先進的DDS技術,結合內部高速、高性能D/A 轉換器和比較器,形成可編程、可靈活使用的頻率合成功能。當提供給AD9852精確的頻率時鐘源時,AD9852將產生高穩定、可編程頻率相幅的正弦波。AD9852使用先進的CMOS技術,使得提供給這個高性能芯片的工作電壓僅為3.3V。

2. PLL合成器部分

PLL合成器部分采用AD公司的ADF4106,它主要由低噪聲數字鑒相器、精確電荷泵、可編程分頻器、可編程A、B計數器及雙模牽制分頻器等部件組成。數字鑒相器用來對R計數器和N計數器的輸出相違進行比較,然后輸出一個與二者相位誤差成比例的誤差電壓。鑒相器內部還有一個可編程的延遲單元,用來控制翻轉脈沖寬度,這個脈沖保證鑒相器傳遞函數沒有死區,因此降低了相位噪聲和引入的雜散。




圖3

結束語

直接數字頻率合成(DDS)是一種新型的頻率合成技術,它代表了頻率合成技術數字化發展的新方向。但是,DDS所固有的雜散和噪聲,并且在頻率升高時雜散和噪聲也隨之增加,使它的應用范圍有一定的限制。所以如何減少DDS輸出中的雜散和噪聲成分是當今DDS研究中的核心問題之一。本文所介紹的抖動注入技、平衡DAC結構以及關于ROM幅度表壓縮的幾種算法,都能有效地減少DDS輸出信號中的雜散。尤其當要求得到既有高的頻率分辨率,又有較快的轉換速度和較低噪聲的高頻甚至微波信號時,DDS+PLL技術就顯現出了較強的優越性,經過實際的工程應用,達到了令人滿意的效果?傊S著現代科技的不斷發展DDS的性能會不斷地完善,DDS應用領域也會不斷地拓展。

本文的創新點:巧妙利用DDS技術和鎖相環技術的各自特點,將兩者結合起來,揚長避短,有效地抑制了系統的雜散,產生高分辨率,低噪聲,高捷變速度的信號,滿足現代電路對高質量信號的要求,具有廣闊的發展前景。
本文地址:http://m.qingdxww.cn/thread-30973-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 天天干夜夜夜操| 主攻高h| 中国在线观看www视频| 国产亚洲精品线观看不卡| 日本一本道高清码v| 一级片网| 青青青在线视频免费| 午夜在线观看网站| 亚洲天堂成人在线| 99久久精品6在线播放| 久久精品无码人妻无码AV蜜臀| 一本道色播| 小毛片| 三级视频欧美| 性欧美高清强烈性视频| 荡乳乱公小说| 我年轻漂亮的继坶2中字在线播放| 亚洲线精品久久一区二区三区| 网红毛片| 一区福利视频| 2021国产精品久久久久精品免费网| 精品国产在线亚洲欧美| 亚洲AV无码久久流水呻蜜桃久色| 骚视频在线观看| 午夜免费啪视频| 伊人俺去久久涩五月综合| 久久亚洲国产中文字幕| 一级aa毛片| 色噜噜视频| 网站免费观看| 99视频免费在线| 熟女理发厅| 亚洲欧美专区精品伊人久久 | 国产亚洲欧美在线观看三区 | 亚洲人成色777777老人头| 亚洲精品九色在线网站| 亚洲第一中文| 亚洲一区二区三区精品影院| 成人中文字幕在线| 失禁h啪肉尿出来高h| 青草青青视频在线观看|