1 系統設計面臨的問題 由于競爭的壓力和對飛機性能無止境的追求,航空電子從簡單、獨立的設備發展到如今以每秒百萬位乃至更快的速度交換信息的高級智能系統網絡。這也帶來了必須克服的許多設計問題(見表1)。 在要求高性能的航空系統設計中,每項設計都要減少空間、功耗和重量,滿足這些要求至關重要。這項要求直接作用于芯片級別,單一芯片體積減小后對所需板卡的要求也會降低,從而降低了對封裝外殼、固定元件、冷卻器件甚至是電源的要求。同樣,每多增加一個組件,都會增加一些引發故障的機會。減少芯片數量的設計必然有助于緩解這些問題。廢棄則是像MIL-STD-1553設計實施這類長期項目所面臨的另一個問題。每個組件無論其是由世界最大的制造商提供,還是來自于產量較小的專業供應商,都存在著廢棄的風險。單一來源的組件不但面臨著被廢棄的風險,還有個長期價格保護的問題,特別是那些從原有項目繼承的設計,這個問題更為明顯。對于已經部署的系統,由于所涉及的代價過高,應盡量避免由于廢棄組件而重新對系統進行驗證。當系統架構師指定一種系統設計時,必然會存在架構無法正確實現的某種風險。一個非常典型的問題是:經常在設計過程中或架構確定很久之后(如在集成階段),才知道需求有所變化。這些變化一般都會增加對架構的要求,并提出一些關于設計的常見問題,如:設計足夠靈活嗎?能提供充分的處理能力嗎?功能在硬件和軟件之問是否得以有效且高效地進行了區分?能達到關鍵時間要求嗎? 理想狀況下,所選定的架構應功能強大、應用靈活,足以在初始部署階段就將風險降到最低,并且提供了一個允許系統隨著時間發展的平臺。 理想條件下,一個MIL-STD-1553設計師可以采用傳統的技術,使用有多個來源的COTS組件來解決這些問題。這種由大量市場提供的組件在性價比上有明顯的優勢。 2 MIL-STD-1553簡介 請看一下數據傳輸路徑,即圖1中的MIL-STD-1553總線結構。MIL-STD-1553是一種定義數據總線的電子和協議特點的軍用標準。作為一種在軍用和商用領域廣泛應用超過25年之久的總線,并且符合MIL-STD-1553標準,它能以1 Mbit/s的速率高度精確、極為可靠地傳輸數據。 根據MIL-STD-1553標準的規定,總線結構由三個不同的硬件組成: ●總線控制器——總線控制器是總線上唯一允許在數據總線上發出命令,并負責引導數據總線中數據流的硬件設備。如果同時有幾個終端可以實現總線控制器的功能,同一時間內只能有一個處于活動狀態。 ●總線監視器——總線監視器是一個可以監控總線上信息交換的終端。它可以用于飛行測試記錄、飛行故障診斷、維護記錄與任務分析,同時還可作為一個備用總線控制器,它有足夠的信息可以接替總線控制器。然而,總線監視器是一個被動的設備,它不能報告所傳輸信息的狀態。 ●遠程終端——每個遠程終端都包括在數據總線和子系統間傳輸數據所必須的電子器件和支持性中間件。對于MIL-STD-1553,子系統就是所傳輸數據的發送者和接收者。這些終端不能作為總線控制器或總線監視器使用。 3 MIL-STD-1553系統實施 像其它網絡技術一樣,航空電子市場中的MIL-STD-1.553測試和仿真實施也經歷了從龐大的DEC Unibus卡到19英寸的通過機架安裝的組件,又發展到用于VME和PCI系統上的較小、較為集成的多通道背板,現在又出現了更小、集成度更高的。 PCMCIA接口。圖2描述了專用的MIL-STD-1553 ASIC芯片制造商的實施從離散的協議和收發器芯片組精簡到單一的體積小、功耗低的ASIC的發展過程。 (4)便于重新編程——由于支持對現場硬件的重新編程,核心的實施顯著降低了設計風險。如果系統需求發生變化,或者要修復一個錯誤時,基于FPGA的設計可以在軟件的控制下進行升級。這種靈活性還可以在硬件構造完成后,在硬件和軟件間重新區分功能。例如,如果在集成階段發現軟件不能有效地響應一個實時事件,可以將該功能下移到FPGA級別,這樣就將原由軟件實現的功能轉化為硬件功能。 (5)適應多種機體——靈活,可重新編程的解決方案適于為多種機體構架或針對多用途基礎設計的飛航測試線上可更換件(LRU)。由于USAF和NATO的多種機體采用從MIL-STD-1553B標準分離出來的協議,所以多種機體的LRU需要靈活、可編程的設計。某些設計實施了通過特殊的子地址或模式代碼協議進行尋址擴展的數據集。很多固定翼和可旋轉翼飛機同時采用了較老的MIL-STD-1553A和MIL-STD-1553B LRU,這就要求總線控制器和總線監視器能夠處理不同的協議。 4 對MIL-STD-1553系統設計采用基于核心的實施 現代FPGA的強大功能使其成為MIL-STD -1553設計的理想選擇,這就是Condor Engineering推出FlightCORE的原因。FlightCORE是一種允許設計人員在各種Altera和Xilinx的FPGA中輕松實現無版權的實例化設計的MIL-STD-1553 IP。多數情況下,利用Xilinx綜合技術(XST)或Altera Quartus II集成綜合技術(QIS),FlightCORE 1553可以在兩天內成功地集成。如圖4所示,用戶只須將CondorEngineering的IP核心與其自身邏輯和Condor Engineering的個別化模塊(3 mm×3 mm)集成,即可實現高性能的MIL-STD-1553設計。FlightCORE還允許開發人員選擇存儲器的大小以恰好地與其系統需求相匹配。圖4還顯示了可以實施內部存貯和/或外部雙端口隨機存貯器。該產品還提供了Manchester II編碼與解碼、信息協議驗證與合法化及為接口控制和編程實施簡單的共享存貯架構等所有的必要組件。只需增加外部收發器即可,如標準的COTS MIL-STD-1553或RS-485收發器。 5 單一芯片上集中多個實例 類似Condor Engineering的FlightCORE這樣的MIL-STD-1553解決方案需要少量的FPGA資源,約為3000個邏輯單元,148 kbit的內存和不到20個引腳(不包括外部主存總線)。較小的體積使在單一芯片上放置多個相互獨立的實例成為可能,如圖3所示,某些程序可以在單一 FPGA上集中8到10個實例。 6 結論 FPGA與其容納的“知識產權”使設計人員可以對LRU進行修改或專門設計,以適應不同的航空電子通信和日新月異的升級之間的微小差異。像Condor Engineering的MIL-STD-1553、1.Mb和10 Mb的FlightCORE IP這樣的通信核心,提供了一種直接而靈活的方法,可有效地解決日益增長的功能和廢棄問題。 |