国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

在NIOS-II系統中A/D數據采集接口的設計與實現

發布時間:2010-7-29 11:14    發布者:lavida
關鍵詞: NIOS-II , 數據采集
FPGA系統中,實現對外部A/D數據采集電路的控制接口邏輯,由于其邏輯功能不是很復雜,因此可采用自定義的方式。采用這種方法進行設計有兩種途徑。①從軟件上去實現。這種方案將NIOS處理器作為一個主控制器,通過編寫程序來控制數據轉換電路。由于NIOS處理器的工作頻率相對于外部設備來說要高出許多,故此種方法會造成CPU資源極大的浪費;②用FPGA 的邏輯資源來實現A/D采集電路的控制邏輯。FPGA有著豐富的邏輯資源和接口資源,在其中實現并行的數據采集很少會受到硬件資源的限制,在功能上,設計的接口控制邏輯相當于一個主控制器,它是針對具體的外部電路而實現的,容易滿足要求、又能節約資源,提高系統性能。因此,采用硬件邏輯去實現控制將是一種較好的方式。   

設計方案  

通過對系統需求進行仔細分析,此模塊的功能設計可分為數據采集控制邏輯、數據接口、數據處理邏輯三部分,其整體功能框架圖如圖1。  

  
圖1 模塊功能框圖  

說明:AVALON總線主要是用于連接片內處理器與外設,以構成可編程單芯片系統。   

功能描述  
  • 數據采集控制邏輯:產生A/D轉換需要的控制信號。
  • 數據接口:提供一個外部A/D采集的數據流向AVALON總線的數據通道,主要是完成速度匹配,接口時序轉換。
  • 數據處理單元:此部分主要是提供一些附加功能,如檢測外部信號或內部其它單元的工作狀態,進行簡單信息處理。

設計分析  

數據采集控制邏輯  

在此以典型的模數轉換芯片ADC0804為例,進行電路設計,ADC0804的數據寬度為8位,數據轉換時間最快為100ms,轉換時鐘信號可以由內部施密特電路和外接RC電路構成的震蕩器產生,也可以直接由外部輸入,其頻率范圍:100KHz"1460KHz。在本設計中ADC0804的時鐘為最大輸入頻率,控制信號時序如圖2。  

  
圖2 ADC0804控制信號時序圖  

由ADC0804的時序可知,轉換過程由一個寫信號啟動,轉換完成后,輸出INTR信號,此時可以讀取數據。之后即可進入下一個轉換周期。由ADC0804的轉換時間可知,其最大采集頻率為10KHz,只要用戶設置的采樣頻率不超過這個數值,ADC0804就可以正常的工作。因此設計時要注意兩點:①寫信號的頻率要低于ADC0804的最大轉換頻率;②在寫信號之后至少要有100ms的時延,才能輸出讀信號。  

在此,提出兩種方法來實現ADC0804的控制信號時序:①主動模式—控制電路啟動A/D轉換后,在INTR信號的作用下,輸出讀信號,同時從ADC0804的數據總線上讀入數據,之后輸出一個寫信號,開始下一次轉換。②被動模式—ADC0804的讀寫信號完全由控制電路按照固定的時序產生,與其自身輸出無關。  

數據接口  

相對于AVALON總線信號來說,A/D采樣的速率非常低,而且,AVALON總線的接口信號和ADC0804數據輸出的接口信號時序不一致。因此,要實現滿足要求的數據通道,要做到兩點:①數據緩沖,實現速率匹配;②信號隔離,實現接口時序的轉換。解決這兩點,可以將兩端口通過一個異步的FIFO連接,該FIFO應該是可以在不同的時鐘信號下進行異步的讀寫。這樣的一個FIFO的實現可以在Quartus-II里面用ALTERA公司提供的FIFO Core進行定制。在本設計中,定制的FIFO模塊如圖3。  

  
圖3 FIFO模塊  

設計實現  

圖4為在Quartus-II中設計實現的ADC0804數據采集接口控制模塊的原理圖。  

  
圖4 A/D數據采集控制模塊原理圖  

其中read、readdata、reset、irq分別與AVALON總線相同命名的信號線相連,readclk與AVALON總線中clk相連, AD_50與FPGA的系統時鐘相連,wr_n、rd_n、writedata分別與ADC0804的寫信號線、讀信號線、數據線相連。ADC0804控制信號產生單元的實現,采用的是上文提到的被動模式,該單元以固定的時序產生讀寫信號,本設計使用的采樣頻率約為3200Hz,此頻率可以根據用戶的需要而設定( 不大于10KHz即可)。  

當系統加電后,wr_n輸出一個有效的寫信號啟動A/D轉換,經過足夠的時間后(T=327μs"328μs),輸出讀信號,此時數據接口單元的寫允許信號wr_fifo變為有效,同時外部A/D轉換器的讀允許信號也變為有效,此后ADC0804的數據端口上輸出有效數據,在wr_clk的上升沿將A/D轉換器的數據讀入FIFO?刂七壿媶卧臅r序仿真圖如圖5。   

由圖5可知,wr_fifo有效時,ADC0804必須在wr_clk的上升沿到來之前在其數據端口輸出有效的數據。由于wr_clk的周期為1ms,ADC0804的輸出鎖存由其讀引腳rd控制,rd變為有效即可輸出有效的數據,故只要ADC0804的讀信號rd在外部輸入的作用下變為有效的時間不超過500ns,讀操作就不會出現問題。ADC0804的rd信號三態延時最大為200ns,典型值為125ns,因此控制信號產生邏輯單元滿足要求。   

  
圖5 控制信號時序仿真  

當NIOS系統需要讀取數據時,在read和readclk上出現的是系統AVALON總線上的讀時序。時序圖如圖6。  

  
圖6 基本從端口讀傳輸  

在AVALON總線中定義了兩種類型的信號,一種是高電平有效,另一種是低電平有效。在本設計中選用的是高電平有效的類型。圖6是低電平有效的總線信號,與之對應的高電平有效的總線信號時序圖中,read在有效時為高電平對應于圖6中的readn的低電平部分。而address,be-n和chipselect在此可以不與考慮,添加到AVALON總線時,系統會自動處理其連接問題。  

當系統不讀取A/D轉換的數據時,采集的數據由數據處理單元控制處理。數據處理單元實現了對外部信號量的異常檢測即,當外部信號的幅值超出設定范圍時,該單元產生一個中斷信號,通知CPU采取相關處理措施,否則,在FIFO滿的時候,將其內容清空。  

結語  
經測試,本設計可以不間斷無數據丟失的進行數據采集,CPU可以主動的讀取數據,也可以在數據處理單元檢測到外部異常信號時被動的獲取數據,并且CPU讀取數據的操作極其簡單,運行時只占用很少的CPU資源,在此,謹希望本文能在如何設計NIOS系統外設方面給讀者以參考借鑒。
本文地址:http://m.qingdxww.cn/thread-17667-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 青青青久久久| 高清国产在线播放成人| 亚洲欧洲eeea在线观看| 青青操综合| 欧美又黄又嫩大片a级| 欧美综合第一页| 日本高清视频免费观看| 日本高清免费在线| 婷婷综合缴情亚洲五月伊| 午夜国产精品无套| 亚洲五香丁香| 视频免费在线观看| 婷婷色在线播放| 亚洲经典千人经典日产| 亚洲午夜久久久| 真实的和子乱拍视频在线| 0855福利| 成年人视频在线观看免费| 国产成人亚洲综合无| 国产亚洲精品久久久久久鸭绿欲| JIZZ19学生第一次| 国产成人精品免费视频软件 | 色咪咪| 特黄特色大片免费播放| 亚洲精品国产专区一区| 2018三级网站免费观看| 狠狠射首页| 女仆翻身大作战| 色婷婷综合久久久中文字幕| 素人约啪第五季| 一级做a爰片久久毛片一| 无码AV动漫精品一区二区免费| 亚洲无遮挡无码A片在线| 日韩一区二区三区不卡视频| 亚洲午夜视频| 亚洲无线码一区二区三区| 啪啪国产| 亚洲国产日韩精品| 天天夜夜啦啦啦| 一个人在线观看完整版中文| 97精品国产自产在线观看永久|