国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于FPGA的LCD VGA控制器設計

發布時間:2010-7-28 12:51    發布者:lavida
關鍵詞: FPGA , LCD , VGA
飛機座艙圖形顯示系統已發展到第六代,即采用有源矩陣彩色液晶顯示器AMLCD(Active Matrix Liquid Crystal Display)。當前高分辨率的軍用AMLCD顯示模塊還只能依靠進口,且控制電路板須安裝在該顯示模塊提供的機箱內。這種安裝方式對AMLCD控制電路板的尺寸要求高,要求盡可能減少所設計電路板的尺寸。在筆者設計的新一代飛機座艙圖形顯示系統中使用了大規模現場可編程門陣列FPGA(Field Programmable Gata Array),這種設計方式可以將以前需要多塊集成芯片的電路設計到一塊大模塊可編程邏輯器件中,大大減少了電路板的尺寸,增強了系統的可靠性和設計的靈活性。本文詳細介紹了已在實際項目中應用的基于FPGA的圖形式AMLCD控制器設計,這種設計方法稍作修改即可應用于常見VGA視頻接口電路的設計。

1 圖形顯示系統簡介   


  
圖1是飛機座艙圖形顯示系統結構框圖。圖中處理器采用AD公司的ADSP21061芯片,AMLCD采用Korry公司的KDM710全彩色液晶顯示模塊,該模塊為5%26;#215;5英寸、600%26;#215;600分辨率彩色液晶顯示模塊,24數字RGB輸入。兩個幀存A和B采用IDT公司的71V424高速異步靜態RAM,系統采用兩個幀存輪流操作的方法:當DSP向其中一個幀存寫象素時,由FPGA構成的幀存控制器將另一個幀存中的象素順序讀出送給AMLCD,反之亦然。圖形顯示系統通過IDT公司的71V04雙口RAM接收主機的顯示信息。圖1中的幀存控制器和視頻控制器由Xilinx公司的SpartanII芯片XS2S50實現。   

2 KMD710顯示模塊   

如圖1所示,美國Korry公司提供的KDM710全彩色液晶顯示模塊接口信號主要如下幾組:3個8位RGB數字信號、行同步信號HSYNC、場同步信號VSYNC、數據使能信號DATA_EN和點時鐘輸入DCLK。根據AMLCD數據手冊所需求的時序,確定掃描時序和相應的時序參數如圖2所示。一般,圖形終端顯示器掃描制式與廣播電視的標準有點不同,須根據顯示模塊所提供的時間要求來確定掃描時序,其中的行場同步的前后肩,可以根據需要進行微調,一般為了防止每行的第一個象素丟失,要求行同步后肩C與行同步脈沖寬B盡量相等。圖2中的點時鐘為20MHz,行周期為650個時鐘周期,場周期為615個行周期(場頻為50Hz)。  


  
3 LCD VGA控制器設計   

設計行場掃描時序,一般有兩種方式:查找表方式和編程邏輯方式。查找表方式主要由存儲芯片構成,如SRAM、EPROM、PORM等。使用時,先根據所要產生的時序在存儲單元寫入相應的數值,查表時再從表內讀出時應存儲單元的數值,以形成掃描時序。掃描時序查找表分為行掃描時序查找表和場掃描時序查找表。場掃描時序查找表的輸入時鐘由行同步脈沖提供。用查找表形成時序的方法存在體積大、計算煩瑣的缺點。隨著大規模邏輯芯片的出現,利用編程邏輯方法產生行場掃描時序是一個發展方向。這種方法具有電路簡單、功能強、修改方便、可靠性高等優點。圖3為LCD控制器的框圖。   

在本設計中,點時鐘DCLK由處理器DSP的系統時鐘40MHz經數字鎖相環二分頻得到。點時鐘驅動行時序生成器,產生圖2所示的行同步信號HS和行消隱信號HB。為避免毛刺,控制器設計采用同步設計方法,如圖3所示,行同步信號HS通過一個微分電路,產生一個點時鐘周期寬的場時序生成器使能信號。在使能信號有效時,場時序生成器開始計數,并產生場同步信號VS和場消隱信號VB。行消隱信號HB和場消隱信號VB相與后即為數據使能信號DATA_EN。該數據使能信號作為產生幀存地址計數器的計數使能,以保證DATA_EN信號為高時,將象素送給AMLCD顯示。在DCLK的上升沿,幀存地址計數器加一,幀存SRAM經過一段延時后,象素數據出現在總線上。在DCLK的下降沿AMLCD將數據讀入。該LCD控制器的設計方法很容易用于VGA視頻接口。在VGA接口電路的設計中,不需點時鐘電路,只須將行同步信號與場同步信號輸出,將數據使能信號作為復合消隱信號輸入即可。產生行場掃描時序的VHDL描述如下:   

entity seq_gen is port(clk_seq : in std_logic; rst_seq : in std_logic; LCD_hs_out : out std_logic; lcd_dataen : out std_logic; lcd_vs_out : out std_logic; pix_clk : out std_logic ); end seq_gen; architecture rtl_seq_gen of seq_gen is signa  
l lcd_hb : std_logic; signal lcd_hs : std_logic; signal lcd_vb : std_logic; signal lcd_vs : std_logic; signal clken_vcount : std_logic; begin hcount: block signal hcountreg :std_logic_vector(9 downto 0); signal hz_temp : std_logic; signal lcd_hz : std_logic; begin process (clk_seq,lcd_hz) begin if (lcd_hz = "1") then hcountreg "0"); elsif clk_seq"event and clk_seq = "1" then hcountreg =600 and hcount reg =610 and hcountreg  "0"); elsif clk_seq"event and clk_seq = "1" then if clken_vcount = "1" then vcountreg =600 and vcountreg =607 and vcounreg



采用FPGA技術設計的AMLCD控制器,大大減少了電路板的尺寸,同時增加了系統可靠性和設計靈活性。這種用VHDL語言實現現行場掃描時序生成器的方法,具有簡便。易讀和可重用性強的特點。該AMLCD控制器已用Xilinx公司的SpartanII系列器件XC2S50實現,并在飛機座艙圖形顯示系統中實現應用。
本文地址:http://m.qingdxww.cn/thread-17491-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 欧美123区| 色欧美在线| 亚洲精品播放| 一1黄绝一级绿象| 国语精彩对白2021| 伊人久久大香线蕉综合bd高清| 日本午夜大片免费观看视频| 天天干夜夜爽天天操夜夜爽视频| 亚洲成人网在线观看| 丰满少妇69激懒啪啪无码| 无码国产色欲XXXX视频| 亚洲国产成人综合精品2020| 五月花精品视频在线观看| 亚洲一卡2卡3卡4卡5卡国色天香| 国产人妻麻豆蜜桃色| 亚洲蜜芽在线观看精品一区 | 又黄又爽又污又舒服又刺激| 久久久久久久国产精品视频| 最新 国产 精品 精品 视频| 啪啪噜噜| 丝瓜视频污片| 97超碰在线视频 免费| 青青青手机视频| 一级a毛片| 午夜免费视频| 一卡二卡三卡四卡无卡在线 | 一区二区三区国产| 老司机无码精品A| 色综合合久久天天给综看 | 手机伦理在线观看| 戳女人屁股流水羞羞漫画| 亚洲精品美女久久777777| 午夜精品网站| 色综合久久天天综线观看| 99视频免费看| 午夜理伦大片一级| 欧美激情亚洲| 综合欧美日韩| jlzz中国jizz日本老师水多| 无码天堂亚洲内射精品课堂| 日本视频在线观看不卡高清免费|