国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

【從零開始走進FPGA】你想干嘛——邊沿檢測技術

發布時間:2016-2-24 10:00    發布者:designapp
關鍵詞: FPGA , 邊沿檢測
  一、為什么要講邊沿檢測
  也許,沒有那么一本教科書,會說到這個重要的思想;也許,學了很久的你,有可能不知道這個重要的思想吧。很慚愧,我也是在當年學了1年后才領悟到這個思想的。
  說實話,我的成長很艱辛,沒有人能給我系統的指導,而我得撐起這一片藍天,于是乎無數個漏洞,我一直在修補我的不足。我沒能對自己滿足過,不是說我“貪得無厭”,而是,我不夠“完美”。人可以不完美,但不可以不追求完美;或許終點永遠達不到,但努力的過程,你一直在靠近完美;有方向感地奮斗,讓你永遠立于不敗之地。
  也許我看的書不夠多,但學校暑假那邊關于的FPGA的書,我都翻過一遍了;特權的《深入淺出玩轉FPGA》是我所看過的書中,唯一一本涉及到這個重要思想的書,也許這就是有過項目實戰的人出的書,和官方理論教材的區別吧。
  說起邊沿檢測,還有過一個故事:
  話說七哥當年,去一家FPGA公司面試?脊俳o他一支筆,讓他用邏輯門畫出邊沿檢測電路。話音剛落,七哥持筆揮霍,數秒鐘內畫出了邊沿檢測的電路圖,并且給出了完美的解釋。瞬間思維的展現與重要應用的說明,讓考官目瞪口呆。據說,七哥贏了,這之后,七哥便被那家公司錄用了,一路牛逼,到了今天,證明了自己,取得了很大的成績。
  二、什么是邊沿檢測
  所謂邊沿檢測,就是檢測輸入信號,或者FPGA內部邏輯信號的跳變,即上升沿或者下降沿的檢測。這在FPGA電路設計中相當的廣泛,幾乎我每一個稍微完善的工程都會應用到這個思想;后續章節的講解,也不少這個思維的應用。
  以下是七哥當年用決定自己工作的一張圖,Bingo在Quartus II Block中用邏輯門畫了出來:
  


  如上圖5個信號:
  


  正常工作,沒有復位的情況下,工作流程如下:
  (1)D觸發器經過時鐘clk的觸發,輸出trigger信號,保存了t0時刻的信號。
  (2)同時由trigger通過非門輸出信號,保留了當前時刻t1的觸發信號
  (3)經過與門輸出信號pos_edge,neg_edge
  a) 只有t0時刻為高,且t1時候為低的時候,與門輸出高,此時為下降沿。
  b) 只有to時候為低,且t1時候為高的時候,與門輸出高,此時為上升沿。
  當然,在復位的時刻,DFF被復位,無法檢測觸發信號。
  三、實現邊沿檢測的最優化
  1. Block或Verilog實現
  一般為了防止觸發信號的波動,加幾級觸發器,消除抖動,使得信號更穩定。
  此例程中,相對于上圖多了觸發器。其用觸發器對信號打慢兩拍,使得觸發信號然后在進行相關的處理;再來檢測邊沿的上升沿,下降沿。
  (1)用Block畫圖實現
  


  (2)用verilog代碼實現
  edge_tech_design.v代碼如下所示:
  
[color=]/*****************************************************

[color=]  * Module Name : edge_tech_design.v

[color=]  * Engineer : Crazy Bingo

[color=]  * Target Device : EP2C8Q208C8

[color=]  * Tool versions : Quartus II 11.0

[color=]  * Create Date : 2011-6-25

[color=]  * Revision : v1.0

[color=]  * Description :

[color=]  *****************************************************/

[color=]  module edge_tech_design

[color=]  (

[color=]  input clk,

[color=]  input rst_n,

[color=]  input trigger,

[color=]  output pos_edge,

[color=]  output neg_edge

[color=]  );

[color=]  //Capture the rising_endge & falling_edge

[color=]  reg trigger_r0,trigger_r1,trigger_r2;

[color=]  always@(posedge clk or negedge rst_n)

[color=]  begin

[color=]  if(!rst_n)

[color=]  begin
  trigger_r0
  trigger_r1
  trigger_r2
[color=]  end

[color=]  else

[color=]  begin
  trigger_r0
  trigger_r1
  trigger_r2
[color=]  end

[color=]  end

[color=]  assign pos_edge = trigger_r1 & ~trigger_r2;

[color=]  assign neg_edge = ~trigger_r1 & trigger_r2;

[color=]  endmodule
  編譯后,分析Quartus II RTL圖,如下所示,與Bingo在Block用邏輯門設計的一樣,說明了代碼的正確性。
  


  (3)Modelsim-Altera仿真圖如下所示,在上升沿(下降沿)到來的時候,時序能夠及時準確的檢測到。
  2. 邊沿檢測應用
  邊沿檢測技術在項目應用中,非常低廣泛。如要有效捕獲信號跳變沿,邊沿檢測技術的應用是必不可少的。Bingo大致歸納了一下,有如下幾個方面
  (1)將時鐘邊沿使能轉換為邊沿檢測使能,使時鐘同步化。
  (2)捕獲信號的突變(UART,SPI等信號使能突變)
  (3)邏輯分析儀中信號的邊沿檢測。
  3. 實現指標及存在缺陷
  沒有十全十美的東西,也沒有十全十美的電路、代碼;本章節中所介紹的邊沿檢測技術亦如此。有如下缺陷:
  (1)增大CLK信號可以增強邊沿檢測的效率,但不能濾去跳變的雜波。
  (2)減少CLK可以有效濾去跳變的雜波,但不能及時檢測到邊沿跳變。
  (3)增加DFF能更好的濾除雜波,寄存信號,但同時檢測延時大。
                               
               
本文地址:http://m.qingdxww.cn/thread-161139-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 使用SAM-IoT Wx v2開發板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 囯产精品久久久久久久久免费蜜桃| 我爱a52o免费01| 特一级黄| 色综合色综合| 尤物在线观看网站| 国产AV果冻传奇麻豆| 西施打开双腿下面好紧| 三年片大全在线观看| 无限观看社区在线视频| 香港三级日本三级三级韩级2| 日韩美女黄大片在线观看| 亚洲精品中文字幕午夜| 亚洲 欧美 国产 综合久久| 中文字幕精品1在线| 黑人干日本美女| 翁熄性放纵交换01| 四虎在线观看| 欧美性高清极品猛交| 午夜视频h| 午夜a一级毛片| 91九色视频在线观看| 久久91精品久久久久久水蜜桃| 午夜国产视频| 三a毛片| 青草社区在线| 亚洲国产精品免费观看| 亚洲精品永久免费| 动漫美女被爆挤奶歪歪漫画| 青青草A在在观免费线观看| 中文字幕无码A片久久| 亚洲午夜大片| 天天躁日日躁狠狠躁一级毛片 | 天堂中文字幕在线| 午夜久久精品| 国产网站免费观看| 亚洲AV 日韩 国产 有码| 亚洲50p| 日韩免费视频| 亚洲国产欧美在线人成aaa| np高h肉辣一女多男| 青柠视频在线观看高清HD|