国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于FPGA的MPEG-2復用器中FIFO的一種設計方案

發布時間:2010-7-22 10:27    發布者:vinda
關鍵詞: FIFO , FPGA , MPEG-2
近幾年基于MPEC-2的DVB普通數字電視在美國、南美、亞洲、大洋洲和非洲通過衛星進行廣播。基于MPEG-2/DVB的多路節目復用器是數字電視傳輸系統的關鍵設備之一,因此,它的研發顯得尤為重要。目前,復用器的設計方案主要基于DSP(數字信號處理器)的實現技術,這種設計方法在理論上也能實現對傳送流的復用,考慮到實現復用器諸多高速、復雜的邏輯功能,同時,FPGA(現場可編程門陣列)理論上可以無限次地重新配置,這樣在一定程度上為系統的升級或局部功能的改進留下了余地。所以,從今后專用芯片的設計和開發的角度來講,基于FPGA的設計無疑是最佳的選擇。本文提出了一套基于FPGA的復用器輸入部分的設計方案。  

1 復用器組成  

整個傳送流的復用器分為復用預處理、輸入和復用3部分。預處理部分是對多路傳送流的PSI(節目特殊信息)提取并修改,重新生成新的PSI表的過程;輸入部分是給各路經預處理的不同速率的傳送流提供緩存,并將半滿信號發送給后續的復用模塊;復用部分是將n路傳送流復合成一路傳送流的過程,控制對各路傳送流進行選擇性發送,適時插入空包和其他業務信息。復用器的數據緩存包括輸入FIFO和輸出FIFO,它為n路傳送流提供緩存,便于復用器隨時提取某一路傳送包進行處理。因此,復用器FIFO是否具有高速性和可靠性將直接影響復用器的性能。  

2 FIFO設計方案  

2.1 異步FIFO結構  

首先,由于輸入通道和輸出通道的時鐘頻率不同,所以用來實現輸入接口的FIFO必須支持異步讀寫功能,其結構如圖1所示。




其次,考慮到輸入通道和輸出通道的時鐘頻率相差很大,為了避免數據溢出,FIFO的大小設計也需要考慮。FIFO的大小一方面與輸入傳送流的碼率和路數有關;另一方面,FPGA的處理能力也是影響緩沖器的一個因素。本設計中充分考慮了滿足產生半滿信號和節省系統資源的要求,FIFO的參考長度設計為一幀傳送流長度的2倍,即為376 B。n路傳送流以不相關的碼流速度寫入FIFO中,由于時鐘之間周期和相位完全獨立,因而數據的丟失概率不為O,如何設計一個高可靠性、高速的異步FIFO電路便成為一個難點。  

由圖1可以看出,FIFO的存儲介質為一塊雙端口RAM,可以同時進行讀寫操作。在寫時鐘域部分,由寫地址產生邏輯產生寫控制信號和寫地址;讀時鐘部分由讀地址產生邏輯產生讀控制信號和讀地址。在空/滿/半滿標志產生部分,當FIFO里的數據超過188個字節時,產生一個半滿信號,并將該信號送給復用控制模塊,由復用控制模塊產生一個讀使能,控制FIFO讀出數據。也就是說寫過程是連續的,而對于一個FIFO來說讀過程是間斷的。  

2.2 異步時鐘同步電路  

設計的過程中,首先要同步異步信號,使觸發器不產生亞穩態。采取的方法是以讀時鐘為基準時鐘控制讀寫數據,由讀時鐘觸發,將寫時鐘變為寫使能來控制FIFO寫入數據。如圖2所示的觸發器電路可以同步異步時鐘。



由圖2可以看出clk-r和clk-w分別是讀時鐘和寫時鐘,兩者異步且頻率相差很大。通過兩級D觸發器對這兩個時鐘進行同步,把寫時鐘clk-w轉變為一個由讀時鐘clk-r上升沿觸發的寫使能w-en,由w-en控制寫入數據。  

2.3 信號控制電路  

同步了讀、寫時鐘后,下一個問題就是如何正確設計空/滿/半滿信號的控制電路。這些標志的產生是FIFO的核心部分,如何正確設計此部分的邏輯,直接影響到FIFO的性能。MPEG-2/DVB的傳送流復用的特殊性,決定著空/滿/半滿標志產生的原則。FIFO的標志產生邏輯如圖3所示。



系統定義了寫指針wp和讀指針rp,在FIFO寫入或者讀出數據時開始記數。通過比較wp與rp來產生標志信號。具體實現方法是:定義一個計數器(count)對存人FIFO的數據字節數計數,產生半滿信號hf-flag,當FIFO寫入一個數據時,計數器加"1",當從FIFO中讀取一個數據時,計數器減"1",當計數器值大于187時,該FIFO輸出一個半滿信號。另外,附加了一個并行的區間判斷邏輯來控制同步字節的寫入。當同步字節syn到來時,寫指針wp開始計數,FIFO開始寫入數據,這時需要同步判斷計數器的值,而這個值應為0或187,從而給wp賦初值,這保證了FTFO中寫入的前4個字節即為傳送包的包頭。與此同時,半滿計數器也在計數,當其值大于187時,半滿信號HF跳變為1,表明FIFO接收到讀使能r-en時,讀指針rp開始計數,系統開始從FIFO中依次讀取數據,讀取完1幀(188 B)數據后,讀使能關閉,系統不再讀取數據,此時hf-flag也變為0,FIFO的狀態又回到了初始狀態。  

2.4 緩存功能模塊  

圖4給出了FIFO的引腳定義:syn為傳送流同步字節;rst為復位信號;clk-r為讀時鐘;r-en為讀使能信號,當系統執行讀操作時,該信號為"1",clk-w為寫時鐘;datain為并行8位數據輸人;hf-flag為半滿信號,當FIFO中數據個數大于187時,該引腳輸出一個高電平;emp-flag為空標志;full-flag為滿標志;dataout為并行8位數據輸出。



3 結束語  

本文基于FPGA的復用器輸入部分設計方案,程序調試簡單,通過實踐驗證,運行效果良好,達到了設計的要求,具有較高的實用價值。
本文地址:http://m.qingdxww.cn/thread-15980-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 無線充電基礎知識及應用培訓教程2
  • 5分鐘詳解定時器/計數器E和波形擴展!
  • 基于CEC1712實現的處理器SPI FLASH固件安全彈性方案培訓教程
  • 無線充電基礎知識及應用培訓教程3
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 国产精品视频分类 | 亚洲日本视频在线观看 | 日本天堂免费观看 | 天天操精品视频 | 国产网红主播在线视频观看 | 日本精品视频 | 日韩免费高清专区 | 精品国精品自拍自在线 | 岛国免费大片 | 精品午夜久久福利大片免费 | 狠狠色狠狠色很很综合很久久 | 逼插插 | 国产成人亚洲精品播放器下载 | 午夜拍拍福利视频蜜桃视频 | 69成人免费视频 | 四虎影院观看视频 | 找国产毛片看 | 欧美成人三级网站 | 成人免费观看在线视频 | 四虎国产永久免费久久 | 性欧美黑人 | 在线精品国内视频秒播 | 国产香蕉在线精彩视频 | xxxx日本在线播放免费不卡 | 日本免费的一级v一片 | 久操久操久操 | 欧美视频一区在线观看 | 一区两区三不卡 | 日韩在线观看免费 | 亚洲三级网站 | 国产三级福利 | 年轻帅气小伙gay1069 | 99视频在线播放 | 国产精品久久久久久久毛片 | 青青青青久在线观看视频 | 我不卡伦理 | 欧美亚洲视频在线观看 | 国产成人精品一区二区免费 | 视频网站免费看 | 青青草国产精品人人爱99 | 好吊色欧美一区二区三区四区 |