一個片上系統集端到端信號處理路徑和無線控制功能于一身,幫助設計人員大大加快開發速度 飛思卡爾日前推出業界第一個面向蜂窩無線基站的、完全軟件編程的數字前端(DFE)片上系統 (SoC)。這款器件幾乎無需硬件邏輯設計,使集成商能夠專注于軟件開發和產品集成。 新的AFD4400在一個器件內集成了實現無線基站數字功能所需的硬件。該解決方案與飛思卡爾廣泛的參考設計和編程工具結合使用,使無線基站設計變得更簡單、更快速、更高效。此外,AFD4400旨在與飛思卡爾廣泛的第二代Airfast射頻功率晶體管和射頻集成電路(RFIC)進行無縫集成,支持寬帶系統實現最佳性能,從宏無線基站和無線射頻拉遠頭端到小型蜂窩基站和有源天線陣列系統。 傳統的設計流程可能會使蜂窩無線基站的開發速度放緩,原因是基于ASIC和 FPGA的解決方案需要多個步驟:先進行硬件邏輯設計,然后進行軟件開發和產品集成。這個過程不僅比較復雜、費用較高和耗時,而且采用ASIC方法無法快速實現無線標準、頻段和信號帶寬等方面的變化,其原因是,一旦ASIC組裝完成,它的功能便是固定的,無法改變。 AFD4400允許設計人員通過軟件完全編程和優化無線基站,然后在不改變硬件的情況下再次對其進行更改。另外,由于AFD4400能夠與飛思卡爾第二代Airfast射頻功率解決方案進行無縫集成,因此還簡化了頻段添加和射頻功率電平的變更,飛思卡爾第二代Airfast射頻功率解決方案適用于全球的幾乎所有頻段,還由許多參考設計、評估板和其他工具提供支持。 飛思卡爾高級副總裁兼射頻事業部總經理Paul Hart表示:“飛思卡爾新的 AFD4400重新定義了蜂窩基站的射頻設計,大大簡化了開發周期,讓系統設計人員能夠專注于軟件和專有IP,幫助他們在競爭非常激烈的市場中脫穎而出,獲得成功。這款產品為我們的客戶帶來了巨大價值,再次體現了飛思卡爾對射頻技術創新與領導力的承諾。” AFD4400信號處理子系統使用基于飛思卡爾矢量信號處理器加速器(VSPA)架構的矢量信號處理內核。這些內核使用浮點運算執行幾乎所有功能,支持的動態范圍最廣,另外還能加快從算法開發到產品實現的轉變過程。矢量處理器陣列分為發射、接收和自適應路徑,綜合吞吐量為3.5萬億次,無論采用單模配置還是多模配置,所提供的性能均能支持LTE、WCDMA、CDMA和GSM網絡。 AFD4400可支持2x2、4x4和8x8多輸入多輸出(MIMO)天線配置,在4天線MIMO配置下瞬時載波帶寬高達100 MHz,在兩天線MIMO系統中大大增加了帶寬。 對各個處理元件動態應用電源控制,使負載較少的應用幾乎不會浪費功率。 廣泛的開發工具 飛思卡爾為AFD4400提供全套的硬件和軟件開發工具支持。該開發套件包括一個模塊化AFD4400參考設計板(RDB)、幾個可選收發器卡板、一個屏蔽機箱、一個射頻功率放大器參考托盤、用于簡化系統安裝和配置的主機和控制軟件,以及快速入門指南。 飛思卡爾提供一個綜合性信號處理參考庫,簡化了從以硬件為中心的信號處理向基于軟件的信號處理的轉變,同時提供專為飛思卡爾Airfast 射頻功率放大器而優化的集成式參考應用軟件,支持對大多數蜂窩頻段和射頻功率水平進行DPD性能快速評估。該庫包含多個過濾功能選項、一個插值/抽取基本構件、FFT/IFFT函數、LLS/RLS 算法、波峰因數降低和高達983 MSPS 的DPD子系統。該信號處理庫增加了比特精度的MATLAB® 函數,支持在算法開發和集成過程中進行快速系統原型模擬。 飛思卡爾CodeWarrior Development Studio提供了一個面向VSPA信號處理內核的、全面的基于Eclipse的軟件開發環境。 它包括一個優化編譯器、匯編器、鏈接器和周期精確的指令集模擬器。 供貨 ASD4400現已提供樣本,預計將在第三季度進行批量生產。 如需了解更多信息,請訪問: www.freescale.com/RFpower 。 |