国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

2.5 Gbps收發(fā)器中1∶2解復用電路的設計

發(fā)布時間:2014-12-17 09:36    發(fā)布者:designapp

        高速通信系統(tǒng)已經在世界范 圍內進入大規(guī)模建設階段,大量的信息交互促進了通信和計算機技術的迅猛發(fā)展,高速干線系統(tǒng)作為信息高速公路的主干,研究設計其所采用的高速芯片勢在必行。數(shù)據的傳輸方式,由于并行信號彼此之間的耦合與串擾限制了其工作速度和傳輸距離,而串行方式節(jié)約傳輸媒介,降低了系統(tǒng)互連的復雜性,傳輸速率更高、距離更遠,已在芯片之間、處理器與外設之間、高速硬盤接口、背板連接等領域廣泛應用。
為了克服時鐘的最大翻轉頻率受到工藝限制的缺點,簡化電路設計的復雜度以及時鐘分布的難度,實現(xiàn)更高的速率,同時盡量降低系統(tǒng)功耗,半速率電路結構逐步取代全速率結構”_。本文根據2.5Gbps高速串行收發(fā)器的工作實際,為降低后續(xù)電路設計難度,采用工作速率較高的電流模式邏輯(Current Mode Logic,CML)設計了雙環(huán)時鐘數(shù)據恢復電路中的前端1:2解復用電路,采用SMIC 0.18 um模擬混合信號工藝實現(xiàn)并基于SpectraVerilog進行數(shù)模混合仿真,結果顯示電路可以正常工作,符合預期要求。
1 解復用電路單元
解復用電路把一路高速信號還原為若干路低速信號,常用結構包括串行、并行、樹形以及上 述3種結構的組合形式。串行解復用電路結構簡單,時序關系清楚,可以實現(xiàn)任意1:N的解復用功能,但所有觸發(fā)器工作在輸入時鐘頻率上,其工作速度會制約電路的速度,因此串行結構對觸發(fā)器設計和工藝的要求較高,而提高觸發(fā)器速率會帶來芯片功耗增加、電平擺幅減小,噪聲容限變小等問題,因此常用于低速系統(tǒng)中;并行結構中觸發(fā)器工作在輸出數(shù)據速率上,對觸發(fā)器速率要求小,因此功耗較低、設計簡單,兼顧了速度與功耗,是1:2解復用電路的理想結構,但對于1:N解復用而言,N個并行連接的觸發(fā)器對前級電路構成很大的電容負載,是速率提升變得困難;樹形解復用電路充分利用1:2并行解復用電路的優(yōu)點,使整個電路較前兩種結構有高速低功耗的優(yōu)點。
對于采用半速率結構的高速串行收發(fā)器而言,整個電路性能主要受前端1:2解復用電路的限制,同時考慮到為了增強信號可靠性,待處理的輸人數(shù)據為差分數(shù)據,本文設計的1:2解復用電路采用類并行結構,如圖1所示,上下兩個電路為采用電流模式邏輯結構的解復用電路單元,輸入為差分數(shù)據和互補時鐘。



圖1 差分輸入互補時鐘的1:2解復用電路原理圖


電流模式邏輯電路相比傳統(tǒng)的CMOS電路可以在更低的信號擺幅情況下工作在更高的頻率。基于CML的解復用電路單元原理圖如圖2所示,其工作原理可以描述為:NMOS管N1L可以看做開關使用,在時鐘 CKP為低電平期間截止,由N2L、N3L、P1L和P2L構成的輸入級處于保持模式,N4L和N5L的漏極被充電到高電平;在時鐘CKP為高電平期間導通,輸入級處于透明狀態(tài),電路接 收差分輸入數(shù)據Din_P和Din_N。電路中由P4L和P6L構成的正反饋電路對前級起到鎖存作用,可以加速輸出數(shù)據的翻轉,提高轉換速率;左下角的8個晶體管構成平衡負載電路,可以保證N4L和N5L輸出線上的負載對稱。輸入數(shù)據在時鐘信號控制下送到輸出Dout,輸出數(shù)據與輸入數(shù)據反相。


圖2 解復用電路單元原理圖




圖3 解復用單元電路仿真結果



對圖1所示的解復用模塊進行仿真,輸入為由互補的PWL分段線性源指定的位周期為400 ps的差分數(shù)據,采用周期T=800 ps,上升時間和下降時間為tr=tf=40 ps的脈沖電壓源作為時鐘信號,仿真結果如圖3所示。從圖中可以看出有效數(shù)據部分從時鐘的第二個高脈沖開始,從仿真結果可知,解復用電路可以正常實現(xiàn)數(shù)據1:2的串并轉換。



       
2 用于高速收發(fā)器的解復用電路
在高速串行收發(fā)器的接收端,為了保證數(shù)據的魯棒性和電路工作的可靠性,數(shù)據采用差分形 式。從第二部分可以看出基于CML的1:2解復用電路可以正常工作,因此可以以此為基礎搭 建用于高速差分串行數(shù)據半速率收發(fā)器的前端1:2解復用電路。電路原理圖如圖4所示。其 中clkI與clkIN、clkQ、clkQN為互補時鐘,clkI與clkIQ為正交時鐘,DinP和DinNer位差分 輸入的2.5Gbps串行數(shù)據,DmP與DmN、DsP與DmN為1:2解復用后的兩路1.25Gbps查分數(shù)據。


圖4 差分輸入差分輸出的1:2解復用電路原理圖



圖5 整體解復用電路的仿真波形圖


采用SMIC 0.18um模擬混合信號工藝完成電路設計,現(xiàn)對圖4所示解復用單元進行仿真。由于 分段線性電壓源在表示數(shù)據時特別繁瑣,而且單個指定數(shù)據難以保證仿真的隨機性和全面性 ,故而這里采用數(shù)模混合的方法進行仿真。輸入數(shù)據采用VerilogHDL語言編寫的偽隨機序列 ,采用Cadence的SpectreVerilog進行仿真。仿真結果如圖5所示,比較輸入數(shù)據和由主時鐘 采樣輸出的數(shù)據,可以看出電路的解復用操作是正確的。
3 結論
本文描述了解復用電路的 傳統(tǒng)設計方法并分析了各自特點,根據2.5Gbps高速串行收發(fā)器的應用實際,采用類并行結構、基于電流模式邏輯設計了收發(fā)器的前端解復用電路,并分析了其工作原理,采用SMIC O.18 um混合信號工藝完成了電路設計,并采用SpectreVerilog進行了數(shù)模混合仿真,結果表明該電路在2.5Gbps收發(fā)器電路中可以穩(wěn)定可靠地工作。



本文地址:http://m.qingdxww.cn/thread-135712-1-1.html     【打印本頁】

本站部分文章為轉載或網友發(fā)布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發(fā)培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿澤電子(Mouser)專區(qū)
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 日本黄色网址大全| 啊轻点灬大JI巴又大又粗| 一二三四五影视在线播放 | 五月婷婷六月丁香综合| 亚洲国产精久久久久久久| 自拍 亚洲| 四虎永久精品免费网址大全| 天天射射射| 亚洲系列国产精品制服丝袜第| 一色综合| 99热在线观看| 俄罗斯性孕妇孕交| 精品国产品在线18年| 九九热只有精品| 国产欧美日韩视频怡春院 | 激情男女高潮射精AV免费| 欧美精品一区二区三区四区 | 吸奶舔下面| 欧洲a老妇女黄大片| 日本a∨在线观看| 欧美又大又粗又爽又硬| 日韩精品一区二区在线观看| 天天久久狠狠色综合| 亚洲欧美日韩精品久久| 特级黄aaaaaaaaa毛片| 亚洲欧美在线观看91偷拍| 真实的和子乱在线观看| 超碰97人人做人人爱网站| 久久精品视频3| 色戒2小时38分在线观看| 夜蒲团之5阳性之教| 午夜精品在线观看| 日本成人在线免费| 日韩中文字幕在线看| 性免费网站| 特级毛片免费观看视频| 综合图色| 国产在线一区二区三区四区| 欧美手机在线播放| 欧美亚洲国产人成aaa| 青青青在线视频免费|