国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

JESD204B轉換器內確定性延遲解密

發布時間:2014-12-15 11:37    發布者:designapp
關鍵詞: JESD204B , ADC , FPGA

        對于需要一系列同步模數轉換器(ADC)的高速信號采樣和處理應用,轉換器具有去相位偏移和匹配延遲變化的能力至關重要。圍繞該特性展開的系統設計極為關鍵,因為從模擬采樣點到處理模塊之間的任何延遲失配都會使性能下降。對于交織處理而言,樣本對齊同樣必需,其中,一個轉換器樣本超前另一個樣本一小部分時鐘周期。
JESD204B第三代高速串行轉換器接口的一個重要特性是,它能夠確立系統中每個轉換器的確定性延遲。正確理解并利用該特性,便可在單系統中針對多個ADC創建同步或交織采樣系統。
由于確定性延遲是相對較新的轉換器接口特性,系統設計人員經常在如何建立該特性、目標信號,以及如何針對同步或交織處理實現該特性等方面存有諸多疑問。下文將針對多個JESD204B轉換器與FPGA一同采樣,并具有確定性延遲的系統設計的一些常見問題進行解答。
什么是確定性延遲,它在JESD204B中是如何定義的?
JESD204B鏈路的確定性延遲定義為串行數據從發送器(ADC或源端FPGA)的并行幀數據輸入傳播至接收器(DAC或接收端FPGA)并行去幀數據輸出所需的時間。該時間通常以幀時鐘周期的精度或以器件時鐘進行測量。
JESD204B的確定性延遲規格沒有考慮到ADC模擬前端內核或DAC后端模擬內核的情況,它只基于輸入和輸出JESD204B數字幀的數據。不僅兩個有源器件在這種延遲計算中作為函數使用,與兩個器件接口的空間信號路由也將作為函數參與計算。這意味著,在多轉換器系統中,每條鏈路的確定性延遲可能較大或較小,這具體取決于JESD204B通道路由的空間長度及其各自的延遲情況。接收器的緩沖器延遲有助于彌補路由造成的延遲差異(圖1)。


圖1:兩個JESD204B器件之間的確定性延遲取決于三個方面:發送器成幀器到輸出端的延遲、空間路由延遲和輸入端到解幀器的接收器延遲。來自同一個系統中兩個不同ADC的數據可能各自具有獨特的確定性延遲。

與簡單的串行鏈路配置不同—比如低壓差分信號(LVDS)—JESD204B接口將數據樣本打包為定義幀。幾個或多個樣本的每一個幀邊界在鏈路握手或初始通道對齊序列(ILAS)階段均由來自發送器的特殊控制字符標記。更大的已定義幀群—稱為多幀—在ILAS階段同樣采用相應的控制字符標記。但是,該序列完成后便不再需要控制字符,并且可以獲取鏈路的全帶寬。幀邊界和多幀邊界分別與幀時鐘和多幀時鐘重合。




       
JESD204B子類對于確定性延遲意味著什么?
JESD204B協議的三個子類定義了鏈路的確定性延遲。子類0向后兼容JESD204和JESD204A,不支持確定性延遲。子類1通過使用稱為SYSREF的系統參考信號支持確定性延遲。子類2通過對~SYNC信號的雙重使用支持確定性延遲,并同樣允許接收器初始化握手ILAS例程。將SYSREF與~SYNC相對于時鐘精確對齊的能力決定了目標系統所需的子類。
確定性延遲如何用作多個轉換器的采樣對齊?
對于子類1轉換器實現而言,幀時鐘和多幀時鐘將于出現系統參考邊沿(SYSREF)時在每個器件內部對齊。當檢測到SYSREF邊沿時,這些時鐘與該點時間對齊。由于這些時鐘對每個器件而言都是內部的,它們在發送器內的邊界可利用控制字符在串行鏈路上進行通信。
每個接收器可相對其自身同名時鐘并相對所有發送器隱含解碼發送器幀和多幀時鐘布局。這使得接收器可以利用緩沖器延遲對較早到達的數據樣本去偏移,從而與數據最后到達的鏈路相匹配(圖2)。


圖2:在JESD204B發送器內,樣本于時鐘鎖存系統參考(SYSREF)邊沿后對齊幀和多幀時鐘。為直觀起見,本文定義的多幀僅由8個樣本組成。

對于同步采樣而言,這些數據鏈路可在FPGA內按時間排列。對于交織采樣而言,每個鏈路都能以其對應的相對相位延遲進行偏置?赏ㄟ^測量從接收器多幀時鐘邊沿到每個對應鏈路的多幀控制字符的時間延遲,對每個鏈路的確定性延遲加以識別。此處需注意,每個鏈路的確定性延遲必須小于一個多幀時鐘周期(圖3)。


圖3:利用緩沖器延遲,來自四個JESD204B發送器并以多幀形式出現的樣本能與接收器中的多幀時鐘對齊。






       
確定性延遲是否等同于總轉換器延遲?
ADC的總延遲表示其輸入一個模擬樣本、處理并從器件輸出數字信號所需的時間。類似地,DAC的總延遲表示從數字樣本數據輸入器件直到輸出相應模擬樣本的時間。通常,對這兩者都以采樣時鐘周期的精度進行測量,因為它們與頻率有關。它只是單個轉換器器件內模擬處理架構函數的一部分。這在原理上與JESD204B鏈路實現中描述的確定性延遲的定義有所不同,該延遲是三個器件的函數。
對齊多個轉換器的去偏移預算最大是多少?
在ILAS處理階段,發送器發送多幀控制字符,標記多幀時鐘邊界。接收器識別這些字符,并創建自有局部多幀時鐘,該時鐘與上游鏈路的所有發送器對齊。對于采用多個接收器的大型陣列系統,多幀時鐘同樣需在所有這些器件中對齊。因此,任意轉換器鏈路的確定性延遲都不可超過單個多幀時鐘周期。這是鏈路上的總去偏移時間預算。
多幀時鐘的持續時間通常為采樣時鐘周期的數十倍。它甚至還能通過設置參數變量,在鏈路握手期間調節為更長或更短。
該特性能否在ADC或DAC上正確對齊至同樣的模擬采樣點,或者有沒有其他要求?
確定性延遲按照以JESD204B成幀器樣本為順序的時間點,提供樣本對齊方式。除此時間之外,ADC還將具有更多延遲時鐘周期,可用來處理來自JESD204B成幀器之前的前端模擬樣本。轉換器供應商必須指定該時間周期位于成幀器之前,長度為時鐘長度。相反,解幀器處理樣本并以模擬形式輸出后,DAC將需要額外的時鐘周期。
在有效模擬樣本數據可用以前,對齊過程需多長時間?
SYSREF邊沿發送至轉換器和FPGA,將開啟對齊過程。此事件后,需要完成多個多幀時鐘周期以及ILAS序列,才能獲取有效樣本數據。這與許多采樣時鐘周期的相對時間等效。特定的持續時間可能取決于轉換器內部JESD204B內核的特有確定性延遲,該數據由供應商提供。在該時間內,鏈路關斷,不傳輸有效數據。在絕對時間內,持續時間將是采樣時鐘頻率的函數。
對于系統設計而言,實現同步采樣最大的挑戰在哪里?
在子類1中,實現低至樣本級的同步或交織處理所遇到的最大挑戰之一是,能夠在多個轉換器中按序對齊SYSREF的使能邊沿。此外,每個SYSREF邊沿都要滿足其對應采樣時鐘的建立和保持時間要求。這將消耗一部分可用的時序裕量。主動、獨立地偏移SYSREF和時鐘之間的精細相位將有助于實現轉換器上的時序收斂。




       

SYSREF是單次事件還是重復事件?每種情況下分別需要了解什么?
SYSREF對齊邊沿可以是單次脈沖、周期信號、帶隙周期信號或重復非周期信號。它將根據系統的需要,以及源端的時鐘與SYSREF之間的相位偏斜時序靈敏度而定。對于重復SYSREF信號而言,幀和多幀時鐘將在每次事件發生時重新對齊。但是,由于目標是保持一組對齊的時鐘,重復周期SYSREF信號的使能邊沿應當在多幀時鐘邊界下降。由于時鐘應當已經在第一個SYSREF邊沿后對齊,因此這樣可以防止不必要的重復對齊。
周期性SYSREF信號的一個不利影響就是可能會耦合至目標模擬信號。這便是為什么不建議始終采用周期信號,僅在萬不得已時才使用它的原因。如果使用了周期性SYSREF,則必須仔細地將其與ADC模擬前端正確隔離。
SYSREF偏斜調節至單時鐘周期以內的方法有哪些?
理想情況下,用于每個轉換器和FPGA的SYSREF和時鐘可精確路由,其時序裕量滿足所有器件的苛刻建立時間和保持時間要求。但隨著高性能轉換器采樣速度的不斷增長,僅通過精密印刷電路板(PCB)路由已無法始終滿足時序收斂要求。不同器件的引腳間差異以及電源和溫度漂移會在高速轉換器陣列上產生一個相對大的時序偏移?赡苄枰呒墪r序調節功能來提供主動SYSREF相位偏移。
例如,來自ADC的警報可以識別SYSREF邊沿是否在建立和保持阻擋時序窗口中被鎖存。如果確實如此,那么對于哪個時鐘邊沿(時鐘[N]或時鐘[N+1])用于時序參考將存在不確定性。取決于何處檢測到SYSREF邊沿,相對于SYSREF的采樣CLK邊沿相位在時鐘源處可能存在延遲,以保持滿足建立和保持時間要求的有效時序條件。
另一種方法是利用采樣時鐘的下一個下降沿(而非上升沿)來獲取相位裕量的半周期。系統中的所有轉換器均能以這種方式進行調整,前提是時鐘源針對相應的SYSREF和CLK具有獨立的相位調整(圖4)。


圖4:如需在高速下達到低至樣本級的對齊性能,則滿足相對于輸入時鐘的SYSREF的建立和保持時間要求可能有難度。能夠在相位的早期階段偏移每一個SYSREF輸入以防建立時間出現偏差(相對于其CLK),有助于滿足系統中多個轉換器的時序收斂要求。






       

支持子類1和子類2的轉換器需要使用確定性延遲功能嗎?
如JESD204B規格定義,子類1和子類2是支持確定性延遲的僅有子類。在子類1中,SYSREF信號定義確定性延遲。在子類2中,~SYNC信號定義該延遲。但是,某些轉換器供應商創建了子類0實現,用來支持樣本對齊的同步方案。這種情況下將不使用轉換器和FPGA之間的多幀時鐘對齊步驟。
利用附加的輔助信息(稱為控制位),可在樣本級采用時間戳機制標記SYSREF的出現情況。與SYSREF邊沿重合的每一個樣本均以唯一控制位標記。在FPGA內,所有擁有此時間戳的鏈路可以延遲至等于最長路徑然后互相對齊,與轉換器之間的延遲差別無關(圖5和圖6)。


圖5:利用SYSREF控制位時間戳,在一個FPGA處理模塊內可實現子類0中的樣本對齊,而與模擬輸入到JESD204B輸出之間的多個ADC上的實際延遲差異無關。




圖6:利用附加的控制位作為觸發器(紅色,標記為與前端模擬輸入重合),則FPGA可以對齊具有不同延遲的信號鏈樣本。

總結
雖然確定性延遲是JESD204B中較為復雜的一項特性,但若善加利用,便可成為高性能信號處理系統設計中的一項強大特性。來自ADC陣列的樣本可通過緩沖器延遲在FPGA內部對齊并去偏移,從而實現同步或交織采樣。JESD204B子類識別對于理解系統的時序對齊能力非常重要。系統ADC的SYSREF和CLK輸入引腳處的時序收斂對于實現樣本的時間對齊而言極為關鍵。



本文地址:http://m.qingdxww.cn/thread-135020-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 基于CEC1712實現的處理器SPI FLASH固件安全彈性方案培訓教程
  • 安靜高效的電機控制——這才是正確的方向!
  • 為何選擇集成電平轉換?
  • 5分鐘詳解定時器/計數器E和波形擴展!
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 精品日韩在线视频 | 久久久国产精品免费 | 今野由爱毛片在线播放 | 玖玖国产| 亚洲综合香蕉 | 日韩欧美国产亚洲 | 青青伊人国产 | 国产2| 国产精品手机在线观看 | 97视频在线观看免费视频 | 亚洲第十色 | 天天曰夜夜曰 | 国产日本一区二区三区 | 日本中文字幕第一页 | 5151四虎永久在线精品免费 | 色综合成人网 | 国产中文字幕一区 | 天天精品视频在线观看资源 | 国产一级毛片午夜福 | 成人午夜免费观看 | 精品91自产拍在线观看一区 | 久久精品免费视频观看 | jjzz在线观看 | 99热这里只有精品7 99热这里只有精品6免费 | 日韩欧美中文字幕一区 | 欧美一区二区三 | 日本九九精品一区二区 | 亚洲精品专区 | 欧美综合自拍亚洲综合图片区 | 涩涩999| 国产自在自拍 | 欧美精品一区二区三区观 | 中文字幕亚洲欧美日韩不卡 | 国产自线一二三四2021 | 五月天婷婷丁香中文在线观看 | 成人 在线欧美亚洲 | 91青青青国产在观免费影视 | 国产白嫩美女免费观看 | 特级毛片女人18毛片 | 成人午夜小视频手机在线看 | 天堂在线资源网 |