1、下面是一些基本的數(shù)字電路知識(shí)問題,請簡要回答之。 a) 什么是Setup 和Holdup時(shí)間? Setup/hold time是測試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間-Setup time.如不滿足setuptime,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。 b) 什么是競爭與冒險(xiǎn)現(xiàn)象?怎樣判斷?如何消除? c) 請畫出用D觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路? d) 什么是"線與"邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求? e) 什么是同步邏輯和異步邏輯? f) 請畫出微機(jī)接口電路中,典型的輸入設(shè)備與微機(jī)接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。 g) 你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎? 2、 可編程邏輯器件在現(xiàn)代電子設(shè)計(jì)中越來越重要,請問: a) 你所知道的可編程邏輯器件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。 3、 設(shè)想你將設(shè)計(jì)完成一個(gè)電子電路方案。請簡述用EDA軟件(如PROTEL)進(jìn)行設(shè)計(jì)(包括原理圖和PCB圖)到調(diào)試出樣機(jī)的整個(gè)過程。在各環(huán)節(jié)應(yīng)注意哪些問題? |