業界唯一投產的低功耗28 nm FPGA,幫助開發人員降低了PCIe Gen2應用的系統總成本 Altera公司宣布,其28 nm Cyclone V GT FPGA全面通過了PCI Express (PCIe) 2.0規范的兼容性測試。Cyclone V GT FPGA目前已經投產,是業界第一款實現了5 Gbps數據速率并支持PCIe 2.0互操作性的低成本、低功耗FPGA。在最近的PCI-SIG實驗室測試中,Cyclone V GT FPGA成功通過了所有PCI-SIG兼容性和互操作性測試,目前已經收錄到PCI-SIG Integrators名錄中。與以前的FPGA相比,在開發基于PCIe Gen2的應用時,Cyclone V GT FPGA幫助開發人員大幅度降低了系統成本和系統功耗。 Altera資深產品市場經理Sabrina Raza評論說:“我們的Cyclone V GT FPGA實現了與PCIe Gen2的兼容,這是我們28 nm Cyclone V FPGA 系列成功推出的另一里程碑。對PCIe Gen2系統性能有要求的客戶現在可以使用低功耗FPGA,降低其系統總成本,發揮我們在收發器技術上的專業優勢,以及在開發PCIe設計解決方案方面的專長。我們幫助客戶顯著降低了系統成本,而且不以犧牲性能為代價。” Cyclone V FPGA集成了數據速率高達5 Gbps的收發器,有兩個嵌入在器件中的硬核PCIe IP模塊。利用PCIe硬核IP模塊,開發人員提高了系統性能,增強了系統功能,同時提升了設計團隊的效能。PCIe 2.0兼容硬核IP模塊包括PHY/MAC、數據鏈路層以及會話層。模塊可以配置為端點或者根端口,支持x4通路。 Cyclone V FPGA和Cyclone V SoC支持創新的Multi-function特性,最多8個PCIe端點可以組合成一個端點,該端點由標準器件驅動提供支持。這一方便的特性縮短了軟件驅動開發時間,非常有利于I/O擴展等應用。Cyclone V FPGA和Cyclone V SoC還具有Altera創新的使用PCIe協議實現配置功能(CvP),器件中的硬核PCIe在FPGA內核加載之前便可以工作。這樣,無論采用何種配置方法,都可以確保在滿足PCIe協議的100ms規范要求下PCIe端點被激活。 Altera全系列產品提供全面的PCI-SIG兼容解決方案,這些產品經過優化滿足 了關 鍵應用需求。這些解決方案包括支持端點、橋接、交換和根端口功能的可配置PCIe知識產權(IP)內核和開發板。Altera最新的Cyclone V GT FPGA開發套件能夠簡單快速的實現PCIe Gen2協議,同時降低了設計風險,縮短了開發時間。開發套件為開發低成本、低功耗FPGA系統級設計,迅速得到結果提供了快速簡單的方法。 供貨信息 Cyclone V GT FPGA現在已經投產。Altera提供業界最全系列的28 nm低功耗、低成本 FPGA,密度范圍在25K邏輯單元(LE)至300K LE之間, 針對客戶需求提供業界最小外形 封裝 選擇。 關于Altera Cyclone V GT FPGA的詳細信息, 請訪問www.altera.com/cyclone5。 如果需要了解Altera FPGA中PCIe功能的詳細信息, 請訪問 http://www.altera.com/technology ... ip/pro-hard-ip.html。 |