国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

查看: 5031|回復(fù): 0
打印 上一主題 下一主題

FPGA初級(jí)學(xué)習(xí)班(Xilinx 初級(jí)班)

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2010-4-12 17:12:04 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
關(guān)鍵詞: FPGA , Xilinx , 初級(jí) , 學(xué)習(xí)班
二、課程簡(jiǎn)介:
這是一個(gè)初級(jí)課程,定位于FPGA設(shè)計(jì)技術(shù)初學(xué)者。課程專為需要快速掌握Xilinx FPGA開(kāi)發(fā)技術(shù)和了解FPGA最新技術(shù)發(fā)展的工程技術(shù)人員而設(shè)計(jì),課程內(nèi)容豐富合理,理論與實(shí)踐并重,可以引導(dǎo)學(xué)習(xí)者快速進(jìn)入FPGA設(shè)計(jì)領(lǐng)域。
FPGA系統(tǒng)設(shè)計(jì)實(shí)質(zhì)上是一個(gè)同步時(shí)序系統(tǒng)的設(shè)計(jì),課程引導(dǎo)學(xué)習(xí)者深入理解掌握時(shí)序的概念,并能夠使用時(shí)序約束工具對(duì)設(shè)計(jì)進(jìn)行正確、完整的約束。課程不僅僅是對(duì)FPGA結(jié)構(gòu)資源和設(shè)計(jì)流程的描述,更重要的是對(duì)FPGA結(jié)構(gòu)資源、設(shè)計(jì)流程和設(shè)計(jì)工具的歸納、總結(jié)與升華,讓學(xué)習(xí)者能夠透過(guò)表面現(xiàn)象看到FPGA設(shè)計(jì)技術(shù)的實(shí)質(zhì),從而為掌握FPGA高級(jí)設(shè)計(jì)技術(shù)打下基礎(chǔ)。課程將學(xué)習(xí)使用ISE和Chipscope Pro軟件開(kāi)發(fā)FPGA數(shù)字系統(tǒng),以及使用EDK工具開(kāi)發(fā)基于32位MicroBlaze微處理器的FPGA軟硬件協(xié)同系統(tǒng)。本課程還將介紹FPGA新技術(shù)的發(fā)展,引導(dǎo)學(xué)習(xí)者學(xué)習(xí)使用最新的技術(shù)解決工程實(shí)踐問(wèn)題。
三、主管單位:中國(guó)高科技產(chǎn)業(yè)化研究會(huì)信號(hào)處理專家委員會(huì)
四、研修時(shí)間:2010年05月27-30日(26日?qǐng)?bào)到)
五、研修地點(diǎn):上 海 (具體地點(diǎn)及路線圖詳見(jiàn)報(bào)到通知)
六、培訓(xùn)對(duì)象:參加學(xué)習(xí)者應(yīng)該具有數(shù)字電路和計(jì)算機(jī)原理的基本知識(shí),并具有一定的HDL語(yǔ)言基礎(chǔ)。最好具有基本的FPGA開(kāi)發(fā)經(jīng)驗(yàn)和嵌入式系統(tǒng)開(kāi)發(fā)經(jīng)驗(yàn)。
課程時(shí)間安排為:講課時(shí)間占50%~60%,實(shí)驗(yàn)時(shí)間占40%~50%。
Xilinx公司技術(shù)體系和Altera公司技術(shù)體系非常相近。本課程雖然使用Xilinx技術(shù)體系作為學(xué)習(xí)平臺(tái),但是使用Altera公司技術(shù)體系的用戶同樣可以獲得很大的收獲。
七、工具平臺(tái)
軟件工具:
◇Xilinx ISE Xilinx EDK ◇Matlab/Simulink及有關(guān)工具箱
◇Xilinx System Generator ◇Xilinx ChipScope Pro ◇ModelSim XE或ModelSim SE
硬件工具:
◇高性能PC機(jī) ◇Xilinx XUP Spartan3E開(kāi)發(fā)板(內(nèi)含XC3S500E芯片,50萬(wàn)門(mén)規(guī)模)
八、培訓(xùn)大綱
√學(xué)習(xí)數(shù)字系統(tǒng)的基本工作原理和體系結(jié)構(gòu),理解軟硬件之間的關(guān)系
√理解FPGA設(shè)計(jì)環(huán)境,了解FPGA嵌入式系統(tǒng)和FPGA-DSP系統(tǒng)基本知識(shí)
√理解掌握FPGA基本結(jié)構(gòu)和Xilinx工具設(shè)計(jì)流程
√理解并使用8-bit微控制器PicoBlaze
√掌握FPGA基本設(shè)計(jì)方法和技巧
√掌握基本時(shí)鐘系統(tǒng)結(jié)構(gòu),學(xué)習(xí)使用Architecture Wizard配置DCM
√理解掌握全局時(shí)序約束和管腳約束,學(xué)習(xí)使用約束編輯器
√理解靜態(tài)時(shí)序分析報(bào)告并查找設(shè)計(jì)瓶頸
√理解不同的"綜合"參數(shù)和"實(shí)現(xiàn)"參數(shù)對(duì)性能改善的作用
√理解掌握FPGA數(shù)字系統(tǒng)時(shí)序設(shè)計(jì)收斂流程
√學(xué)習(xí)掌握嵌入式系統(tǒng)基本知識(shí)
√學(xué)習(xí)32位MicoBlaze微處理器、PowerPC處理器
√掌握EDK開(kāi)發(fā)工具(XPS、SDK)的使用
√掌握PSOC系統(tǒng)設(shè)計(jì)理念的實(shí)現(xiàn)方法
√掌握"硬件加速器"的概念和實(shí)現(xiàn)方法
√掌握存儲(chǔ)器(SRAM和SDRAM)控制器的設(shè)計(jì)和實(shí)現(xiàn)
√掌握基于FPGA的嵌入式系統(tǒng)的調(diào)試手段
1、FPGA數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)
能使用時(shí)序約束工具對(duì)設(shè)計(jì)進(jìn)行正確的、完整的約束,是實(shí)現(xiàn)高性能系統(tǒng)的重要保證。本節(jié)學(xué)習(xí)數(shù)字系統(tǒng)的本質(zhì)特征、基本的全局時(shí)序約束和FPGA結(jié)構(gòu)資源,并運(yùn)用靜態(tài)時(shí)序分析工具(Timing Analyzer)解決全局時(shí)序問(wèn)題。
主要內(nèi)容如下:理解掌握全局時(shí)序約束;掌握FPGA基本設(shè)計(jì)流程;掌握FPGA基本結(jié)構(gòu)資源;使用約束編輯器正確設(shè)置全局約束;使用Timing Analyzer查找設(shè)計(jì)瓶頸。
2:FPGA設(shè)計(jì)與驗(yàn)證流程分析
本節(jié)是對(duì)FPGA基本設(shè)計(jì)技術(shù)的歸納總結(jié),試圖使學(xué)習(xí)者透過(guò)表面現(xiàn)象看到FPGA設(shè)計(jì)(如器件結(jié)構(gòu)、設(shè)計(jì)流程和驗(yàn)證流程等)的實(shí)質(zhì)。從而為掌握FPGA高級(jí)設(shè)計(jì)技術(shù)打下基礎(chǔ)。
主要內(nèi)容如下:掌握FPGA設(shè)計(jì)和驗(yàn)證流程;掌握FPGA配置方法;掌握"綜合"和"實(shí)現(xiàn)"的不同屬性對(duì)性能改善的影響;理解掌握FPGA設(shè)計(jì)時(shí)序收斂流程,運(yùn)用時(shí)序收斂流程解決設(shè)計(jì)時(shí)序收斂問(wèn)題,對(duì)設(shè)計(jì)的功能和性能進(jìn)行測(cè)試。
3:基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)基礎(chǔ)
嵌入式系統(tǒng)設(shè)計(jì)課程基于Xilinx MicroBlaze? 32-bit軟核處理器和EDK(Embedded Development Kit)設(shè)計(jì)環(huán)境。通過(guò)理論學(xué)習(xí)和實(shí)驗(yàn),學(xué)員可以掌握構(gòu)建片上嵌入式系統(tǒng)的基本方法。
本節(jié)主要學(xué)習(xí)內(nèi)容:EDK概述、嵌入式系統(tǒng)硬件設(shè)計(jì)、在PLB總線中增加外設(shè)、嵌入式系統(tǒng)軟件設(shè)計(jì)、地址管理、使用XMD進(jìn)行軟件開(kāi)發(fā)與調(diào)試和交叉排故
4:基于FPGA的嵌入式開(kāi)發(fā)實(shí)戰(zhàn)
PSOC系統(tǒng)已成為目前數(shù)字系統(tǒng)設(shè)計(jì)的核心理念,且以大規(guī)模應(yīng)用。因此通過(guò)實(shí)戰(zhàn)掌握相應(yīng)的設(shè)計(jì)方法成為本課程的重中之重。
本節(jié)主要學(xué)習(xí)內(nèi)容:嵌入式C語(yǔ)言編程、SDK工具的使用、用戶自定義外設(shè)的開(kāi)發(fā)、存儲(chǔ)器控制器的開(kāi)發(fā)以及網(wǎng)絡(luò)應(yīng)用開(kāi)發(fā)。
九、授課專家介紹
王老師:北京理工大學(xué)信號(hào)與信息處理專業(yè)工學(xué)博士, Xilinx大學(xué)計(jì)劃主講教師,F(xiàn)任天津某大學(xué)-Xilinx信號(hào)傳輸與處理聯(lián)合實(shí)驗(yàn)室主任,主要研究方向?yàn)楦咚賹?shí)時(shí)信號(hào)處理和片上系統(tǒng)(SoC)設(shè)計(jì),具有多年高速大規(guī)模可編程邏輯器件設(shè)計(jì)經(jīng)驗(yàn),設(shè)計(jì)的基于FPGA的某國(guó)防系統(tǒng)獲得2005年度部級(jí)三等獎(jiǎng)。承擔(dān)過(guò)某高速數(shù)據(jù)采集及信號(hào)處理系統(tǒng)、某雷達(dá)導(dǎo)引頭高速小型化信號(hào)處理系統(tǒng)等大型研發(fā)設(shè)計(jì)工作,理論基礎(chǔ)扎實(shí),工程實(shí)踐經(jīng)驗(yàn)豐富,主講過(guò)多場(chǎng)培訓(xùn),深受學(xué)員好評(píng)。
田老師:畢業(yè)于北京某著名高校信號(hào)與信息處理專業(yè),具有豐富的FPGA開(kāi)發(fā)實(shí)戰(zhàn)經(jīng)驗(yàn),主要從事無(wú)線通信中的信號(hào)處理研究工作。目前擔(dān)任某通信設(shè)備公司的研發(fā)部門(mén)負(fù)責(zé)人,負(fù)責(zé)和參與過(guò)多個(gè)百萬(wàn)門(mén)級(jí)FPGA(XC2VP30、XC4VSX35以及XC5VSX50T等)開(kāi)發(fā)項(xiàng)目,包括數(shù)字直放站、功放線性化技術(shù)、干擾抵消以及下一代通信系統(tǒng)LTE的下行鏈路實(shí)現(xiàn)等重大科研項(xiàng)目。主講過(guò)多場(chǎng)培訓(xùn),深受學(xué)員好評(píng)。
十、授課方法:采用理論與上機(jī)實(shí)踐同步的專題講解,結(jié)合交流、討論、案例分析等互動(dòng)的方式,學(xué)習(xí)后向經(jīng)考核合格的學(xué)員頒發(fā)證書(shū)。并為學(xué)員與專家、學(xué)員與學(xué)員之間建立廣闊的交流平臺(tái),使學(xué)員在學(xué)習(xí)后也可以與專家共同解決在自己工作實(shí)踐中碰到的困惑與難題。
十一、收費(fèi)標(biāo)準(zhǔn):2200元/人,3人以上9.5折優(yōu)惠(含資料、午餐、課時(shí)費(fèi)、證書(shū))
2600元/人(包含F(xiàn)alcon-E25TG開(kāi)發(fā)板)
附: 如果需要購(gòu)買(mǎi)Xilinx XUP Spartan3E開(kāi)發(fā)板和XUPV5-LX110T開(kāi)發(fā)板,請(qǐng)致電咨詢。
具體詳細(xì)內(nèi)容敬請(qǐng)致電咨詢!
咨詢電話:曲先生 010-64113137轉(zhuǎn)1006
手機(jī);13264377226

本版積分規(guī)則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 亚洲最色| 色综合一区二区三区| 日韩另类视频| 性xxx欧美| 无人影院免费观看| 在线色资源| 国产精品一库二库三库| 奶头从情趣内衣下露了出来AV| 午夜向日葵高清在线观看| 日韩欧美亚洲一区二区综合| 欧美特黄三级成人| 一级做a爰片久久毛片人呢 | 性欧美处| 亚洲男人天堂2020| 成人欧美一区二区三区白人| 墨西哥美女主播| 亚洲欧美在线精品一区二区| 日韩一区二区三区视频在线观看 | 亚洲人成在线中文字幕| 精品高潮呻吟99AV无码| 无码AV动漫精品一区二区免费 | 色婷在线| 手机看片日本| 香蕉人人超| 怡红院国产免费| 老师的玉足高跟鞋满足我| 亚洲视频在线观| 日本人免费xxx在线视频| 日本特黄特色aaa大片免费欧| 亚洲高清自拍| 真实交videos人妖| 久久a在线视频观看| 午夜国产小视频| 欧美在线黄色| 一二三四在线观看免费高清网 | 国产手机精品一区二区| 亚洲国产无线码在线观看| 思思久久好好热精品国产| 色欧美亚洲| 朝鲜女人性猛交| 日本一区不卡在线播放视频免费 |