UPD78F0411 系統時鐘振蕩器 1.1 X1 振蕩器 X1 振蕩器采用晶體振蕩器或陶瓷振蕩器(2 ~ 10MHz),連接到X1 和X2 引腳。 同樣可以輸入外部時鐘。EXCLK 引腳輸入時鐘信號。 圖5-10 為X1 振蕩器的外部電路示例。 1.2 XT1 振蕩器 XT1 振蕩器采用晶體振蕩器(標準值為:32.768 kHz),連接到XT1 和XT2 引腳。 圖5-11 為XT1 振蕩器的外部電路示例。 注意事項1. 在使用X1 振蕩器和XT1 振蕩器時,圖5-10 和圖5-11 中被虛線包圍的部分的配線應按照如下配線方法配線,以防止連接線電容產生不利影響。 •連接線越短越好。 •連接線不應與其他信號線交叉。流經的電流變化較大的信號線不要在振蕩器周圍布線。 •要保持振蕩器電容器的接地點電壓與VSS相同。不要將電容的地信號接入大電流地。 •不要從振蕩器獲取信號。 注意 XT1 振蕩器被設計成低振幅電路,以降低功耗。 圖5-12 為不正確的振蕩器連接示例 備注 在使用副系統時鐘時,分別用XT1 和XT2 代替X1 和X2。串聯電阻也串在XT2 這邊。 備注 在使用副系統時鐘時,分別用XT1 和XT2 代替X1 和X2。串聯電阻也插在XT2 這邊。 注意事項 2. 當X2 和XT1 并行連接時,X2 的串擾噪音會疊加到XT1,從而產生錯誤。 1.3 不使用副系統時鐘 為了降低功耗,如果無需使用副系統時鐘,或者不使用副系統時鐘作為I/O 端口,則可以設置XT1 和XT2 引腳為I/O 模式(OSCSELS = 0),并通過一個電阻獨立連接到VDD 或VSS。 備注 OSCSELS:時鐘操作模式選擇寄存器的第4 位(OSCCTL) 1.4 內部高速振蕩器 78K0/LC3 產品中包含內部高速振蕩器。可以通過內部振蕩模式寄存器(RCM)控制振蕩。復位釋放后,內部高速振蕩器自動開始振蕩(8 MHz (TYP.))。 1.5 內部低速振蕩器 78K0/LC3 產品中包含內部低速振蕩器。 內部低速振蕩時鐘只作為看門狗定時器、8 位定時器H1 和LCD 控制器/驅動器的時鐘使用。內部低速振蕩時鐘不能用作CPU 時鐘。 可以通過選項字節選擇內部低速振蕩器“可由軟件停止”或“不能停止”。如果設置“可由軟件停止”,則可由內部振蕩模式寄存器(RCM)控制振蕩。 復位釋放后,內部低速振蕩器自動產生振蕩,同時如果使用選項字節允許看門狗定時器操作,則可以驅動看門狗定時器(240 kHz (TYP.))。 1.6 預分頻器 當CPU 使用主系統時鐘時,通過分頻主系統時鐘,預分頻器可以產生多種時鐘。 文章來源:http://www.originic.hk/Item/Show.asp?m=1&d=1781 |