|
cadence公司于2012年9月25日發(fā)布了具有一系列新功能的Cadence® OrCAD® 16.6 PCB設(shè)計(jì)解決方案,用戶定制功能增強(qiáng),模擬性能提高20%, 使用戶得以更快、更有預(yù)見性地創(chuàng)建產(chǎn)品。同時(shí),新型信號(hào)集成流引入了更高層次的自動(dòng)化水平,使得快速設(shè)計(jì)所需要的預(yù)布線拓?fù)洹⒓s束開發(fā)和發(fā)展的性能導(dǎo)向數(shù)字電路模擬具有了更好的可用性和生產(chǎn)率。在新版本的發(fā)布會(huì)上,cadence公司提到: PSpice通過改善模擬集合和平均提高20%模擬速度,從而提高用戶的生產(chǎn)率。通過引入多核模擬支持系統(tǒng),包括大型設(shè)計(jì)和MOSFETs和BJTs等復(fù)雜模型支配的設(shè)計(jì),取得了顯著的性能提高。所以,16.6在PSpice部分最大的亮點(diǎn)在于開始支持多核技術(shù),提高運(yùn)行速度,除此之外,16.6還增加了不少的功能。隨后我們慢慢來介紹一下。
首先是第一個(gè)功能,為大學(xué)生或者初學(xué)者量身打造的學(xué)習(xí)資料:learning PSpice。
詳細(xì)見附件。
|
|