1 引言
高速數(shù)據(jù)采集系統(tǒng)廣泛應(yīng)用于網(wǎng)像信號采集、雷達、軟件無線電等技術(shù)領(lǐng)域。在傳統(tǒng)的以MCU為控制器的數(shù)據(jù)采集系統(tǒng)中,數(shù)據(jù)采集頻率直接受到MCU速度的限制。在采樣頻率要求較高的場合。MC ...
近年來,尖端FPGA的功能快速發(fā)展到了前所未有的高度。但不幸的是,功能方面的快速發(fā)展也隨之加大了對散熱的需求。因此,設(shè)計人員需要更高效的散熱片來為集成電路提供足夠的降溫需求。
為了滿 ...
1 引言
大容量數(shù)據(jù)的高速傳輸是存儲技術(shù)的研究的熱點技術(shù),而在工業(yè)環(huán)境的數(shù)據(jù)傳輸中抗干擾技術(shù)以及醫(yī)療設(shè)備對人身的安全也是目前研究的熱門課題,USB(Universal Serial Bus)是 “通用串行 ...
1 引言
CCD (Charge Coupled Devices)電荷藕合器件是20世紀70年代初發(fā)展起來的新型半導(dǎo)體 器件。目前CCD作為光電傳感器由于其具有體積小、重量輕、功耗小、工作電壓低和抗燒毀 等優(yōu)點以及在 ...
1 ASI 接口的應(yīng)用意義
隨著數(shù)字電視技術(shù)的迅速發(fā)展,在電視節(jié)目的制作設(shè)計方面己經(jīng)有很大一部分實現(xiàn)了數(shù) 字處理。在節(jié)目的傳輸方面,我們從衛(wèi)星上己可以接收到多套數(shù)字壓縮編碼的節(jié)目。這種 ...
引言
現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大.一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步FIFO(First In First Out)是解決這個問題 ...
1 引言
雷達回波信號工作在很寬的頻帶上,在對回波信號進行采樣時,根據(jù)奈奎斯特采樣定理,采樣頻率必須大于等于被采樣信號最高頻率的兩倍,才能使采樣后的信號不失真。這就使得采樣電路丁作 ...
引言
在低速的數(shù)據(jù)采集系統(tǒng)中,往往采用單片機或者 DSP進行控制;而對于圖像采集這種高速數(shù)據(jù)采集的場合,這種方案就不能滿足需要。因此這種方案極大浪費了單片機或DSP的端口資源且靈活性差 ...
1 引言
FPGA的片上存儲資源有兩種實現(xiàn)方式:細粒式和粗粒式。所謂細粒式,是指每個基本邏輯單元可以配置成一個小的存儲器.若干個小存儲器冉通過合并進行擴展。它不需要額外邏輯,但存儲密度 ...
1 引言
隨著同防工業(yè)對精確制導(dǎo)武器要求的不斷提高,武器系統(tǒng)總體設(shè)計方案的日趨復(fù)雜,以及電子元器件水平的飛速發(fā)展。導(dǎo)引頭信號處理器的功能越來越復(fù)雜,硬件規(guī)模越來越大.處理速度也越來 ...
在FPGA中,動態(tài)相位調(diào)整(DPA)主要是實現(xiàn)LVDS接口接收時對時鐘和數(shù)據(jù)通道的相位補償,以達到正確接收的目的。 ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r) ...
FPGA概述
現(xiàn)場可編程門陣列(FPGA)是一種可編程邏輯器件,由成千上萬個完全相同的可編程邏輯單元組成,周圍是輸入/輸出單元構(gòu)成的外設(shè)。制造完成后,F(xiàn)PGA可以在工作現(xiàn)場編程,以便實現(xiàn)特定的 ...