ARM今日宣布針對臺積電的40與28納米制程,大幅拓展用于一系列ARM Cortex 處理器的全新處理器優化包(POP)解決方案。未來,至少會有9款針對Cortex-A5、Cortex-A7、Cortex-A9與Cortex-A15處理器核心的最新處理器優化包推出。處理器優化包作為ARM全面實現策略中的重要一環,能讓ARM的合作伙伴突破功耗、性能與面積優化等限制,迅速完成單核、雙核與四核實現。同時,這一解決方案可幫助降低基于Cortex處理器的系統級芯片(SoC)的開發風險并縮短產品上市時間,合作伙伴最快只需六周便可開發出具有競爭力的產品。 在28納米HPM(移動高性能)與28納米HP(高性能)先進制程方面,ARM發布了Cortex-A9處理器優化包以及首次針對最新的Cortex-A7及Cortex-A15處理器的處理器優化包。由于Cortex-A7及Cortex-A15核心搭配使用在ARM big.LITTLE節能處理器解決方案中,這次針對這兩款核心所推出的全新處理器優化包,將確保為big.LITTLE實現提供完整的解決方案。率先取得ARM授權使用臺積電28納米HPM制程Cortex-A15處理器優化包的首批芯片將于數月內投產。 在臺積電40納米LP(低功耗)制程上,ARM現有的Cortex-A5與Cortex-A9處理器優化包,也將隨著Cortex-A7處理器優化包的推出而進行拓展。此外,ARM也會與臺積電技術保持一致,推出支持臺積電最新40納米LP高速制程的各種新款處理器優化包,讓這些制程技術能充分利用ARM處理器優化包的實現優勢。ARM針對臺積電40納米LP制程所推出的Cortex-A5(1.0 GHz)與Cortex-A9(1.4 GHz)處理器優化包,已由ARM合作伙伴應用于智能電視、機頂盒、移動計算與智能手機等設備的量產芯片上。 臺積電研發副總經理侯永清表示:“ARM一直在先進技術上與臺積公司密切合作,并針對我們40到28納米制程技術,提供了成熟且豐富的ARM核心優化解決方案產品路線圖。由此所開發的處理器優化包,有助于加速ARM系統級芯片(SoC)的設計與生產。” ARM處理器優化包(POP)包括三款實現ARM內核優化的必要核心組件。第一個是為ARM內核和制程技術特別訂制的Artisan物理IP邏輯庫和L1內存庫。這項物理IP是 ARM處理器與物理IP兩個部門緊密合作并經過反復實驗的最優研發結果。第二個是綜合基準測試報告,它記錄了ARM內核實現所需要的確切條件和產生的結果。最后一個是處理器優化包(POP)使用指南,詳細記錄了每個為取得每種結果所要采取的方法,以保證終端客戶可快速地在低風險下獲得相同的結果。 ARM執行副總裁兼處理器部門與物理IP部門總經理Simon Segars指出:“單一處理器優化包產品能應用在低功耗移動、網絡或是企業級應用上,并在優化性能與功耗效率方面給ARM SoC合作伙伴帶來更多的彈性和更低的設計風險。無論現在或未來,唯有ARM才能提供完整的處理器優化包實現解決方案路線圖,而且這些解決方案都能與ARM處理器研發過程深入且緊密地整合。” 以下為臺積電制程一系列處理器優化包產品簡介。ARM在Cortex處理器硬核實現中,也整合了處理器優化包的優化功能。 針對各制程技術推出的處理器優化包概覽 來自客戶的肯定 Open-Silicon Open-Silicon總裁兼CEO Naveed Sherwani表示:“越來越多客戶的要求我們針對采用ARM架構的系統級芯片(SoC)開發解決方案與相關衍生解決方案提供完整服務。自宣布擴大與ARM之間的合作關系并成立ARM 卓越中心(Center of Excellence, CoE)后,Open-Silicon就在既有的ARMSoC設計服務中,加入了以ARM為基礎的軟件開發工具包以及FPGA原型。同時,我們針對功耗與性能優化功能需求選擇了ARM處理器優化包(POP)以擴充CoreMAX™以及PowerMAX™處理器優化技術,從而量身打造出最佳的ARM解決方案。” 松下電器 松下電器處理器核心技術總經理Masaitsu Nakajima說:“松下電器已取得了ARM處理器優化包授權,從而將我們以Cortex-A9技術為基礎所開發的SoC性能提高到了1.4GHz。ARM的EDA工具支持及生產就緒(production-ready)的物理IP加速了我們的產品的上市時間。” 瑞芯微電子 瑞芯微電子公司市場總監陳峰認為:“平板電腦市場正在快速發展,并對半導體廠商在提供具有成本效益的解決方案方面提出了更多更高的要求。這些解決方案要能支持不斷提高的繪圖處理器、影音和游戲性能,且同時保證低功耗。與ARM的合作,能夠讓我們充分利用ARM成熟的移動網絡技術,提供高性能、低成本且易于設計的平臺。Turnkey解決方案能讓客戶迅速應用到其Android平板設備上。ARM Cortex-A9處理器與處理器優化包(POP)的組合,已經獲證實可產品在最快的時間內以最低功耗達到最高性能。瑞芯已經能針對40納米LP制程提供高效率處理器實現。” 展訊通信 展訊通信董事長兼CEO李力游博士表示:“為了實現1GHz性能和達到最快上市時間的目標,我們選擇了ARM Artisan Cortex-A5處理器優化包(POP),并獲得了令人非常滿意的結果。與競爭對手推出的IP解決方案相比,ARM的多標準組件庫與高密度內存編譯程序不僅功耗更低,并且能有效地節省面積。” 芯原微電子 芯原微電子總裁兼CEO戴偉民博士指出:“芯原長期以來一直是ARM設計服務的合作伙伴,并于去年簽署了完整的授權協議。其中包括Cortex處理器系列、處理器優化包與其他ARM IP授權。采用40及28納米等先進制程的客戶,都希望能與芯原緊密合作以實現特定應用設備的處理器實現中功耗、性能與面積三者之間的平衡。芯原的SoC平臺與世界級的設計能力,讓我們能夠發揮ARM處理器的性能潛力與功耗效率,并針對各種消費市場提供差異性的定制硅解決方案。” |