国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于Virtex5的PCI-Express總線接口設(shè)計(jì)

發(fā)布時間:2010-3-8 13:40    發(fā)布者:李寬
關(guān)鍵詞: 接口 , 設(shè)計(jì) , 總線
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft 等PCI SIG聯(lián)合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標(biāo)準(zhǔn)的下一代標(biāo)準(zhǔn)。PCI Express利用串行的連接特點(diǎn)能輕松將數(shù)據(jù)傳輸速度提到一個很高的頻率,達(dá)到遠(yuǎn)遠(yuǎn)超出PCI總線的傳輸速率。一個PCI Express連接可以被配置成x1,x2,x4,x8,x12,x16和x32的數(shù)據(jù)帶寬。x1的通道能實(shí)現(xiàn)單向312.5 MB/s(2.5 Gb/s)的傳輸速率。Xilinx公司的Virtex5系列FPGA芯片內(nèi)嵌PCI-ExpressEndpoint Block硬核,為實(shí)現(xiàn)單片可配置PCI-Express總線解決方案提供了可能。

本文在研究PCI-Express接口協(xié)議和PCI-Express Endpoint Block硬核的基礎(chǔ)上,使用Virtex5LXT50 FPGA芯片設(shè)計(jì)PCI Express接口硬件電路,實(shí)現(xiàn)PCI-Express數(shù)據(jù)傳輸。

1 PCI Express的拓?fù)浣Y(jié)構(gòu)

PCI Express是一種能夠應(yīng)用于點(diǎn)設(shè)備、臺式電腦、工作站、服務(wù)器、嵌入式計(jì)算機(jī)和通信平臺等所有周邊I/O設(shè)備互連的總線。其拓?fù)浣Y(jié)構(gòu)如圖1所示,其中包含ROOT COMPLEX(RC)、多個終端(I/O器件)、開關(guān)和PCI Express/PCI橋路,它們通過PCI Express進(jìn)行互聯(lián)。



RC是I/O層次的根部,將CPU/存儲器子系統(tǒng)與I/O相連。RC可以支持一個或多個PCI Express端口,例如英特爾芯片組。

開關(guān)定義為多個虛擬PCI之間的橋路器件的邏輯組,它們使用一種基于地址路由的PCI橋路機(jī)制來傳遞執(zhí)行信息,例如IDT PCI Express開關(guān)。

端點(diǎn)是指能作為PCI Express執(zhí)行的請求者或完成者的那一類器件,可以是PCI Express自身,也可以是一個非PCI Express器件,例如連接在PCI Express上的圖形控制器。

PCIE總線保留了對于PCI局部總線協(xié)議全部軟件的向下兼容性,即只要是PCIE的卡都可以插到支持PCI的操作系統(tǒng)上使用;在硬件上,兩者不兼容,PCIE取代PCI,PCI-X的并行多路總線結(jié)構(gòu),采用一種串行、點(diǎn)到點(diǎn)的總線連接結(jié)構(gòu),需要的接口更少。

2 Virtex 5 Lxt PCIE Endpoint block

Virtex 5 Lxt PCIE Endpoint block集成了PCIE協(xié)議中的物理層(PHY)、數(shù)據(jù)鏈接層(DLL)和傳輸層(TL),同時它還實(shí)現(xiàn)了PCI-Express設(shè)備的功能配置寄存器,其結(jié)構(gòu)框圖如圖2所示,包含有以下幾個接口:時鐘和復(fù)位接口、配置和狀態(tài)接口、電源管理接口、用戶接口和傳輸層接口。



Virtex 5 Lxt PCIE Endpoint block具有PCI-Express的完整功能,完全符合PCIe基本規(guī)格v1.1版要求,作為FPGA內(nèi)部的硬核,它是可配置的PCIe端點(diǎn)解決方案,大大增加設(shè)計(jì)的靈活性,降低設(shè)計(jì)的RNE費(fèi)用,并且支持1x,2x,4x或8x通道的實(shí)現(xiàn),為系統(tǒng)的功能擴(kuò)張?zhí)峁┝擞行緩剑粠в袃?nèi)置PCIe端點(diǎn)模塊的Virtex-5 LXT FPGA芯片,能夠被用于任何一種外形的產(chǎn)品設(shè)計(jì),如表1所示。



3 總線接口設(shè)計(jì)實(shí)現(xiàn)

3.1 接口硬件設(shè)計(jì)

接口硬件主要由主控FPGA模塊,電源管理模塊,DDR高速緩存模塊、和時鐘管理模塊組成。硬件結(jié)構(gòu)框圖如圖3所示。



FPGA是整個設(shè)計(jì)的最關(guān)鍵部分,主要實(shí)現(xiàn):PCI-Express硬核;在硬核的用戶接口和傳輸接口實(shí)現(xiàn)PCI-Express傳輸本地總線的時序邏輯;并且在其內(nèi)部完成DDR控制時序邏輯。FPGA是PCI-Express接口和DDR內(nèi)存單元數(shù)據(jù)傳輸?shù)耐ǖ馈_@里選擇 XilinxVirtex5系列FPGA中的V5LX50T芯片,封裝形式為FFGll36。

在整個電路中,F(xiàn)PGA的功耗最大,因此在電源模塊設(shè)計(jì)中,重點(diǎn)考慮FPGA因素。FPGA的功耗與設(shè)計(jì)有關(guān),主要取決于器件的型號、設(shè)計(jì)的時鐘頻率、內(nèi)部設(shè)計(jì)觸發(fā)器翻轉(zhuǎn)率和整個FPGA的資源利用率。這里使用Xilinx功耗分析工具XPower進(jìn)行功耗分析,根據(jù)XPower提供的動態(tài)功耗和靜態(tài)功耗分析結(jié)果,選擇TI公司的相關(guān)電源模塊。

DDR是比較常用的高速緩存單元,這里選擇使用現(xiàn)代公司的HY5DU56822DT-D4,在PCI-Express傳輸過程中,對時鐘的穩(wěn)定性要求很高;Virtex5 FPGA內(nèi)部的CMT模塊的時鐘綜合處理能力可能達(dá)不到預(yù)想的效果,這里使用專門的時鐘管理單元提供時鐘,選擇的是ICS874003芯片,通過FPGA 管腳控制其時鐘綜合的效果。

3.2 軟件設(shè)計(jì)

在實(shí)現(xiàn)PCI-Express數(shù)據(jù)傳輸過程中,構(gòu)建數(shù)據(jù)傳輸流程如圖4所示。



數(shù)據(jù)從PC內(nèi)存通過PCI-Express接口向下傳輸?shù)紽PGA內(nèi)部,F(xiàn)PGA內(nèi)部DDR控制邏輯再將數(shù)據(jù)傳輸?shù)降腄DR內(nèi)存芯片中存儲,向下傳輸完畢后,F(xiàn)PGA內(nèi)部邏輯從DDR芯片中將存儲的數(shù)據(jù)讀出,并且給每個數(shù)據(jù)按字節(jié)加‘1’,然后通過PCI-Express接口,再將數(shù)據(jù)傳輸回PC內(nèi)存,PC內(nèi)存程序?qū)?shù)據(jù)進(jìn)行校驗(yàn)。

4 結(jié) 語

Virtex5系列FPGA芯片內(nèi)嵌PCI-Express End-point Block硬核,為實(shí)現(xiàn)單片可配置PCI-Express總線解決方案提供了可能。基于Virtex5 FPGA的PCIExpress設(shè)計(jì)實(shí)現(xiàn)方式簡單、配置靈活,適合于各種應(yīng)用領(lǐng)域,降低了設(shè)計(jì)成本,縮短了產(chǎn)品上市時間,保證了產(chǎn)品的功能性和易用性,開創(chuàng)了高效率PCI Express開發(fā)的新時代。

參考文獻(xiàn)

   1. Doug Kern Introducing the Virtex-5 PCI Express Endpoint Block 2007
   2. PCI ExpressTM Base Specification Revision 1.0a 2003
   3. Virtex-5 LogiCORE Endpoint Block for PCI Express Designs User Guide 2007
   4. ML555 Board User Guide 2007
   5. LogiCORE Endpoint solutions for PCI Express 2007
   6. Virtex-5 PCB Designer's Guide 2007

作者:國防科技大學(xué) 劉凱  徐欣
來源:現(xiàn)代電子技術(shù)  2008 31(20)
本文地址:http://m.qingdxww.cn/thread-9027-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 基于CEC1712實(shí)現(xiàn)的處理器SPI FLASH固件安全彈性方案培訓(xùn)教程
  • 5分鐘詳解定時器/計(jì)數(shù)器E和波形擴(kuò)展!
  • 為何選擇集成電平轉(zhuǎn)換?
  • 安靜高效的電機(jī)控制——這才是正確的方向!
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)在線工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 国产乱码精品一区二区三区中 | 国产情侣一区二区 | 第一福利在线观看 | 久草成人在线视频 | 国内外一级毛片 | 一级特级女人18毛片免费视频 | 大香线蕉免费观看视频75 | 2022欧美高清中文字幕在线看 | 中文字幕 二区 三区 搜查官 | 国内自拍视频在线看免费观看 | 欧美国产亚洲一区二区三区 | 国产日本亚洲欧美 | 国产在线播放网址 | 四虎a级欧美在线观看 | 丁香六月久久 | 欧美一区二区手机在线观看视频 | 日本亚洲成高清一区二区三区 | 精品五夜婷香蕉国产线看观看 | 一本大道香蕉大vr在线吗视频 | 激情亚洲视频 | 日韩欧美 在线播放 | 麻豆小视频 | 欧美不在线 | 欧美精品久久久亚洲 | 天天做天天爱天天影视综合 | 一级特黄国产高清毛片97看片 | 日韩中文字幕在线亚洲一区 | 韩国理论片妈妈的朋友 | 国内亚州视频在线观看 | 在线观看免费毛片 | 国产麻豆剧传媒精品网站 | 另类婷婷 | 国产精品久久久久久久免费 | 国产黄色片视频 | 欧美成人午夜免费完成 | 久久亚洲午夜牛牛影视 | 免费二级c片在线观看a | 四虎影院在线网址 | 最近韩国日本免费观看mv免费版 | 色亚洲视频 | 在线免费观看黄页 |