12月3日,Compute Express Link(CXL)聯盟正式宣布推出CXL 3.2規范。這一新規范的發布標志著CXL技術在內存互連領域的又一次重要進展,為數據中心、高性能計算(HPC)及人工智能(AI)等應用領域帶來了更加高效、安全和功能豐富的解決方案。 CXL作為一種高速、低延遲的互連技術,自推出以來便迅速成為業界關注的焦點。CXL 3.2規范在CXL 3.0(發布于2022年8月)和CXL 3.1(發布于2023年11月)的基礎上,進一步優化了內存設備的監控與管理功能,并顯著增強了安全性和功能性。 CXL 3.2規范的核心亮點之一在于對CXL內存設備的監控和管理的優化。新規范引入了用于內存分層的新CXL熱頁監控單元(CHMU),提供了常見事件記錄功能,以及與PCIe管理消息直通(MMPT)的兼容性。此外,CXL在線固件(FW)激活功能也得以加強,使運營商能夠實時監測內存的使用狀態和性能指標,從而優化資源配置和提升系統吞吐量。 在功能性方面,CXL 3.2規范通過增強軟件包修復(PPR)功能,為操作系統和應用程序中的CXL內存設備提供了更強大的支持。針對CXL存儲設備的附加性能監控事件,新規范也進行了詳細的定義和擴展,使得設備在復雜應用場景下的性能表現更為出色。 安全性是CXL 3.2規范的另一大亮點。新規范引入了可信安全協議(TSP),為內存設備提供了更細致的安全機制。通過新元位存儲功能存儲器(HDM-H)地址區域、擴大IDE保護范圍以及提高具有反向無效(HDM-DB)功能的僅主機相干設備管理內存的安全性,CXL 3.2規范顯著提升了內存設備的數據保護和合規性,有效防止潛在的安全威脅。 此外,CXL 3.2規范還增強了對異構計算環境的支持能力,促進不同設備之間的無縫協作,為實現更高的計算效率和靈活性奠定了技術基礎。這一改進對于當前新興的AI應用和復雜計算需求日益增長的市場環境來說,具有特別重要的意義。 CXL聯盟主席Larrie Carr在發布會上表示:“我們很高興地宣布CXL 3.2規范的發布。這一規范旨在通過增強CXL存儲設備的安全性和功能,進一步推動CXL生態系統的發展。CXL聯盟將繼續致力于開發開放、連貫的互連技術,并為異構內存和計算解決方案實現可互操作的生態系統。” 如需了解更多關于CXL 3.2規范的信息,請訪問CXL聯盟官方網站:https://computeexpresslink.org。 |