作者:一博科技高速先生成員 姜杰 設(shè)計組有個小伙子叫小博,入職剛滿一年,今天收到了公司發(fā)來的暖心郵件。 正可謂: 曾因壓降夜難寐,猶為阻抗困愁城。 世間無限丹青手,一片憂心畫不成。 小博一夜難眠,一大早就來求助高速先生。 電源的直流壓降,作為衡量電源性能的一個重要指標(biāo),用電芯片端的要求通常會以電壓百分比的方式給出,例如下表的DDR5的VDD,直流壓降要求為-3%~+6% 再來看看小博遇到的這個電源,電源電壓0.85V,用電芯片端的壓降要求:-1%~-+1%. 原設(shè)計文件的仿真結(jié)果如下:VRM輸出916mV,到達(dá)用電芯片的電壓為833mV,不滿足壓降要求。 此時,電源DCR為2.66mΩ。 按照高速先生的建議,微調(diào)走線后,用電芯片的電壓增加至846mV。 電源DCR卻保持不變,仍然是2.66mΩ 修改前后的電源通道完全沒有變化,電源DCR均為2.66mΩ,可是用電芯片端的電壓怎么就神奇的抬起來了呢?玄機(jī)就在電源輸出的變化。 修改前,VRM輸出916 mV。 修改后,VRM輸出增加至929mV。 VRM輸出電平抬高,電源路徑壓降不變,用電芯片端的電壓可不就水漲船高嘛。 有經(jīng)驗的Layout攻城獅應(yīng)該已經(jīng)猜到了小博的問題出在哪了。 沒錯,由于經(jīng)驗不足,小博原設(shè)計的電壓反饋點設(shè)置在了近端,太靠近VRM。 僅通過調(diào)整VRM的電壓反饋走線,不涉及電源平面和層疊的修改,就能讓用電芯片的電壓滿足要求,簡直是懶人福音,不過,前提是VRM有電壓反饋的功能,而且,電壓輸出調(diào)整幅度也有一定的范圍,不能任性。 與電壓百分比的方式相比,有些芯片手冊對電源DCR提出要求也有它的道理,它可以更加直接的反映電源通道本身的參數(shù)。作為電源通道的重要組成部分,電源平面可以視為方塊電阻,而方塊電阻的阻值與面積和厚度有關(guān),因此,DCR的大小也與銅皮的有效面積和厚度有關(guān)系。 這里可以再做個仿真對比,說明DCR的變化對電源的影響。還是使用上面的仿真文件,為了簡化問題,刪除了電壓反饋線,VRM輸出電壓將保持為0.85V,對比不同銅厚帶來的變化。按照當(dāng)前的電源平面和層疊設(shè)置,直流壓降仿真結(jié)果如下: 我們把電源平面的銅厚由1oz增加到2oz,其它不變,再來看看仿真結(jié)果: 經(jīng)驗豐富的攻城獅都知道,在單板設(shè)計后期改動電源通道耗時費(fèi)力,因此根據(jù)壓降和通流要求提前規(guī)劃電源就顯得格外重要。當(dāng)然了,走彎路也是學(xué)習(xí)的一種方式,雖然效率不是最高的,但是,一定是記憶最深刻的,小博應(yīng)該深有感觸。 |