電壓調(diào)節(jié)芯片SG3525具體的內(nèi)部結(jié)構(gòu)如圖1 所示。其中,腳16 為SG3525 的基準(zhǔn)電壓源輸出,精度可以達(dá)到(5.1±1%)V,采用了溫度補(bǔ)償,而且設(shè)有過流保護(hù)電路。腳5,腳6,腳7 內(nèi)有一個(gè)雙門限比較器,內(nèi)電容充放電電路,加上外接的電阻電容電路共同構(gòu)成SG3525 的振蕩器。振蕩器還設(shè)有外同步輸入端(腳3)。腳1 及腳2 分別為芯片內(nèi)誤差放大器的反相輸入端、同相輸入端。該放大器是一個(gè)兩級(jí)差分放大器,直流開環(huán)增益為70dB 左右。 根據(jù)系統(tǒng)的動(dòng)態(tài)、靜態(tài)特性要求,在誤差放大器的輸出腳9 和腳1 之間一般要添加適當(dāng)?shù)姆答佈a(bǔ)償網(wǎng)絡(luò)。 圖1 3525 內(nèi)部引腳和框圖 1.各部分功能: a 基準(zhǔn)電壓源: 基準(zhǔn)電壓源是一個(gè)三端穩(wěn)壓電路,其輸入電壓VCC 可在(8~35)V 內(nèi)變化,通常采用+15V,其輸出電壓VST=5.1V,精度±1%,采用溫度補(bǔ)償,作為芯片內(nèi)部電路的電源,也可為芯片外圍電路提供標(biāo)準(zhǔn)電源,向外輸出電流可達(dá)400mA,沒有過流保護(hù)電路。 b 振蕩電路: 由一個(gè)雙門限電壓均從基準(zhǔn)電源取得,其高門限電壓VH=3.9 V,低門限電壓VL=0.9,內(nèi)部橫流源向CT 充電,其端壓VC 線性上升,構(gòu)成鋸齒波的上升沿,當(dāng)VC=VH時(shí)比較器動(dòng)作,充電過程結(jié)束,上升時(shí)間t1 為: t1= 0.67RTCT 比較器動(dòng)作時(shí)使放電電路接通,CT 放電,VC 下降并形成鋸齒波的下降沿,當(dāng)VC=VL時(shí)比較器動(dòng)作,放電過程結(jié)束,完成一個(gè)工作循環(huán),下降時(shí)間間t2 為: t2=1.3RDCT 注意:此時(shí)間即為死區(qū)時(shí)間 鋸齒波的基本周期T 為: T=t1+t2=(0.67RT+1.3RD)CT 因?yàn)镽D《RT => t2《 t1 由上可見鋸齒波的上升沿遠(yuǎn)長于下降沿,因此上升沿作為工作沿,下降沿作為回掃沿。 c誤差放大器:由兩級(jí)差分放大器構(gòu)成,其直流開環(huán)放大倍數(shù)為80dB 左右,電壓反饋信號(hào)uf 從端子1 接至放大器反相輸入端,放大器同相輸入端接基準(zhǔn)電壓。該誤差放大器共模輸入電壓范圍是1.5V-5.2V。 d PWM 信號(hào)產(chǎn)生及分相電路: 比較器的反相端接誤差放大器的輸出信號(hào)ue,而振蕩器的輸出信號(hào)uc 則加到比較器的同相輸入端,比較器的輸出信號(hào)為PWM 信號(hào),該信號(hào)經(jīng)鎖存器鎖存,分相電路由二進(jìn)制計(jì)數(shù)器和兩個(gè)或非門構(gòu)成,其輸入信號(hào)為振蕩器的時(shí)鐘信號(hào),并用時(shí)鐘信號(hào)的前沿觸發(fā),輸出為頻率減半的互補(bǔ)方波,這些方波和PWM 信號(hào)輸入到或非門邏輯電路。其結(jié)果是,所有的輸入為負(fù)時(shí),輸出為正。這樣P1、P2的輸出每半周期交替為正,其寬度和PWM 信號(hào)的負(fù)脈沖相等。脈沖很窄的時(shí)鐘信號(hào)輸入到邏輯或非門電路,可使兩個(gè)門的輸出同時(shí)有一段低電平,以產(chǎn)生死區(qū)時(shí)間。 e 脈沖輸出級(jí)電路:輸出末級(jí)采用推挽輸出電路,驅(qū)動(dòng)場(chǎng)效應(yīng)功率管時(shí)關(guān)斷速度更快.11 腳和14 腳相位相差180°,拉電流和灌電流峰值達(dá)200mA。由于存在開閉滯后,使輸出和吸收間出現(xiàn)重迭導(dǎo)通。在重迭處有一個(gè)電流尖脈沖,起持續(xù)時(shí)間約為100ns。可以在13 腳處接一個(gè)約0.1uf 的電容濾去電壓尖峰。 2 工作過程分析 圖2 3525 各點(diǎn)工作波形 最后一點(diǎn)是關(guān)于保護(hù)電路,直接拉低10 腳,其實(shí)也可以拉低8 腳,這樣有好處也有壞處,自己琢磨吧。貼一張實(shí)際電路圖。希望對(duì)大家有幫助。 |